Movatterモバイル変換


[0]ホーム

URL:


Перейти до вмісту
Вікіпедія
Пошук

Epyc

Матеріал з Вікіпедії — вільної енциклопедії.
(Перенаправлено зAMD Epyc)
AMD Epyc
Роки виробництва:Червень 2017
Продавець:AMD
Розробник:AMD
Макс.частотаCPU:2,7 ГГц – 4,1 ГГц
Техпроцес:14 нм7 нм
Набір команд:x86-64
MMX(+),SSE1,SSE2,SSE3,SSSE3,SSE4a,SSE4.1,SSE4.2,AVX,AVX2,FMA3,CVT16/F16C,ABM,BMI1,BMI2
AES,CLMUL,RDRAND,SHA,SME
AMD-V,AMD-Vi
Мікроархітектура:Zen
Zen 2
Zen 3
Zen 4
Ядра:до 32 ядер/64 потоки (64 ядер/128 потоків у двопроцесорній конфігурації)
Попередник:Opteron
Роз'єм(и):
Назва ядра:
  • Naples
  • Rome
  • Milan
  • Genoa
  • Bergamo
Бренд(и):
  • EPYC

EPYC — назва лінійкиx86 процесорів на базімікроархітектури Zen підсокет SP3 компаніїAMD, випущених у продаж у червні 2017 року.[1] Вони спеціально націлені на ринкисерверів івбудованих систем. Процесори Epyc мають ту ж мікроархітектуру, що й їхні звичайні аналоги для настільних комп’ютерів, але мають функції корпоративного рівня, такі як більша кількість ядер, більше лінійPCI Express, підтримка більшого обсягу оперативної пам’яті та більшоїкеш-пам’яті. Вони також підтримують конфігурації системи з кількома чипами та двома сокетами за допомогою міжчипного з’єднанняInfinity Fabric.

Історія

[ред. |ред. код]

У березні 2017 року компанія AMD анонсувала нову серверну платформу на базі мікроархітектури Zen з кодовою назвою Naples та офіційно представила її під брендом Epyc у травні 2017 року.[2] А вже у червні випустила серію процесорів Epyc 7000 у продаж.[3] Через два роки, у серпні 2019 року, випущено процесори серії Epyc 7002, засновані на мікроархітектурі Zen 2, які забезпечують набагато кращу продуктивність і подвоюють ядра в порівнянні зі своїми попередниками. Мікроархітектура Epyc на базі Zen 3 має кодову назву «Milan».[4]

Кодові ім'я процесорів AMD EPYC[5]
ПоколінняРікІм'яЯдра
12017Naples32 × Zen 1
22019Rome64 × Zen 2
32021Milan64 × Zen 3
42022Genoa96 × Zen 4
2023Bergamo128 × Zen 4c

Дизайн

[ред. |ред. код]

Платформа підтримує як одно так і двопроцесорні системи. У двопроцесорних конфугураціях центральні процесори обмінюються інформацією між собою по шиніHyperTransport через технологію Infinity Fabric.[6] Кожен чип підтримує 8 канальну оперативну пам'ять та має 128PCIe 3.0 ліній, з них 64 лінії використовуються для комунікації між процесорами у двопроцесорних конфігураціях.[7] Всі процесори Epyc складаються з чотирьох 8-ядерних чипів Zeppelin (як і процесориRyzen) убагаточиповому модулі з різною кількістю симетрично активних ядер на кожному чипі Zeppelin.[8][9]

На відміну відOpteron,еквівалентів Intel і настільних процесорівAMD (за виняткомSocket AM1), процесори Epyc не маютьчипсетів – також відомі яксистема на чипі. Це означає, що більшість функцій, необхідних для повноцінної роботи серверів (таких як пам’ять, PCI Express, контролери SATA тощо), повністю інтегровані в процесор, що усуває необхідність розміщення чипсета на материнській платі. Some unavailable features require additional controller chips to make them available on the system.

Перше покоління мікропроцесорів Epyc було виготовлено компанієюGlobalFoundries з використанням14 нм процесуFinFET за ліцензієюSamsung Electronics.[10] Epyc 2 виготовлявсяTSMC з використанням7 нм процесу FinFET.[11]

Відгуки

[ред. |ред. код]

Загалом випуск нових серверних процесорів Epyc був сприйнятий позитивно. Як правило, процесори Epyc виявились продуктивнішими за серверні процесориIntel у багатопоточних задачах. Однак програвали у швидкості при роботі з базами даних через більшу латентністькеш-пам'яті.[12] У 2021 роціMeta Platforms вибрала чіпи Epyc для своїх центрів обробки данихметавсесвіту.[13]

Модельний ряд

[ред. |ред. код]

Сервер

[ред. |ред. код]

Перше покоління (Naples)

[ред. |ред. код]
Перше покоління процесорів Epyc

Суфікс «P» означає підтримку лише однієї конфігурації сокета. Моделі, які не є P, використовують 64 лінії PCI-E від кожного процесора для зв’язку між процесорами.

Конфігурація роз'ємуМодельКількість ядер
(потоків)
Частота (ГГц)КешОперативна пам'ятьTDP
(Вт)
Роз'ємДата виходуЦіна
БазоваTurboL2
(КБ)
L3
(МБ)
Всіх ядерМаксимальна
2 процесорнаEpyc7601[14][15][16]32 (64)2.22.73.232 x 51264DDR4-2666
восьми-
канальний
180SP3
[17]
Червень 2017
[18]
$4200+
7571?3,0200 ?Середина 2018?
7551[14][15][16]2,02,55180Червень 2017$3400+
7501[14][15][16]2.6155/170$3400+
7451[14][15][16]24 (48)2,32,93,224 x 512180$2400+
7401[14][15][16]2,02,83,024 x 512155/170$1850+
7371[19]16 (32)3,13,63,816 x 512180Кінець 2018$1550+
7351[14][15][16]2,42,916 x 512155/170Червень 2017$1100+
7301[14][15][16]2,22,716 x 5120$800+
7281[14][15][16]2,116 x 51232[14]0$650+
7261[20]8 (16)2,52,98 x 51264Середина 20180$700+
7251[14][15][16]2,132[14]DDR4-2400
восьми-
канальний
120Червень 20170$475+
1 процесорна7551P[14][15][16]32 (64)2.02.553.032 x 51264DDR4-2666
восьми-
канальний
180$2100+
7401P[14][15][16]24 (48)2.824 x 512155/170$1075+
7351P[14][15][16]16 (32)2.42.916 x 5120$750+

Друге покоління (Rome)

[ред. |ред. код]

У листопаді 2018 року AMD анонсувала Epyc 2 на своєму заході Next Horizon, друге покоління процесорів Epyc під кодовою назвою «Rome», засноване намікроархітектуріZen 2.[21] Процесори містять до восьми 7-нм "чиплетних" процесорів з 14-нм чипомIO, що забезпечує 128 ліній PCIe в центрі, з'єднаних між собою черезInfinity Fabric. Процесори підтримують до 8 каналів оперативної пам’ятіDDR4 об’ємом до 4ТБ і вводять підтримкуPCIe 4.0. Ці процесори мають до 64 ядер із 128 потокамиSMT на сокет.[22] 7 нм «Rome» виробляєтьсяTSMC.[11] Він був випущений 7 серпня 2019 року.[23]

Загальні характеристики цих процесорів:

  • Кодова назва «Rome»
  • Кількість ліній PCI-E: 128
  • Дата випуску: 7 серпня 2019 року, крім EPYC 7H12, який був випущений 18 вересня 2019 року
  • Підтримка пам'яті: восьмиканальна DDR4-3200
Конфігурація роз'ємуМодельКількість ядер
(потоків)
Частота (ГГц)КешTDP
(Вт)
Роз'ємЦіна
БазоваTurboL2
(КБ)
L3
(МБ)
Всіх ядерМаксимальна
2 процесорнаEpyc7H1264 (128)2,63,364 x 512256280SP3
77422,253,4225$6950
770223,35200$6450
76623,3225$6150
764248 (96)2,33,348 x 512$4775
75522,23,3192200$4025
754232 (64)2,93,432 x 512128225$3400+
75322,43,3256200$3350
75022,53,51281800$2600
74522,351550$2025+
740224 (48)2,824 x 5121800$1783+
73522,33,21550$1350+
730216 (32)33,316 x 512$978
72822,83,2641200$650
727212 (24)2,912 x 5120$625+
72628 (16)3,23,48 x 5121281550$575+
72523,13,2641200$475+
1 процесорна7702P64 (128)2,03,3564 x 512256200$4425+
7502P32 (64)2,532 x 512128180$2300+
7402P24 (48)2,824 x 5120$1250+
7302P16 (32)33,316 x 5121550$825+
7232P8 (16)3,13,28 x 512321200$450+
1 або 2 процесорні7F7224 (48)3,23,724 x 512192240$2450+
7F5216 (32)3,53,916 x 512256$3100
7F728 (16)3,78 x 512128180$2100+

Третє покоління (Milan)

[ред. |ред. код]

На Консультативній раді HPC-AI у Сполученому Королівстві в жовтні 2019 року AMD оголосила технічні характеристики мікросхем Epyc Milan на основі мікроархітектуриZen 3.[24] Чипи Milan використовуватимутьSocket SP3 до 64 ядер в упаковці та підтримуватимуть вісім каналівDDR4 SDRAM і 128 лінійPCIe 4.0.[24] Також заявив про плани щодо наступного покоління чипів під кодовою назвою Genoa, які будуть засновані на мікроархітектуріZen 4 і використовуватимутьSocket SP5.[24]

Процесори Milan були випущені AMD 15 березня 2021 року.[25]

Оголошується, що процесори Milan-X, що використовуються в майбутньому суперкомп'ютеріFrontier exascale, додадуть чиплети3D V-Cache з стек, щоб збільшити максимальну ємність кеш-пам'яті третього рівня з 256 МБ до 768 МБ.[26]

Конфігурація роз'ємуМодельКількість ядер
(потоків)
Частота (ГГц)КешTDP
(Вт)
Роз'ємЦіна
БазоваBoostL2
(КБ)
L3
(МБ)
2 процесорнаEpyc776364 (128)2,453,5064 x 512256280SP3$7890
771323,675225$7060
766356 (112)3,5056 x 512240$6366
764348 (96)2,303,6048 x 512225$4995
75F332 (64)2,93432 x 512280$4860
75432,83,70225$3761
75132,63,65128200$2840
745328 (56)2,753,4528 x 51264225$1570
74F324 (48)3,2424 x 5122562400$2900
74432,8541282000$2010+
74132,653,61800$1825+
73F316 (32)3,5416 x 5122562400$3521+
73433,23,9128190$1565
731333,71550$1083
72F38 (16)3,74,18 x 5122561800$2468+
1 процесорна7713P64 (128)2,03,67564 x 512225$5010+
7543P32 (64)2,83,732 x 512$2300+
7443P24 (48)2,85424 x 5121282000$1337+
7313P16 (32)33,716 x 5121281550$913+

Див. також

[ред. |ред. код]

Примітки

[ред. |ред. код]
  1. Computex 2017: AMD Press Event Live Blog (starts 10pm ET). Архіворигіналу за 27 липня 2017. Процитовано 18 січня 2018.
  2. Kampman, Jeff (16 травня 2017).AMD's Naples datacenter CPUs will make an Epyc splash. Tech Report. Архіворигіналу за 17 травня 2017. Процитовано 18 січня 2018.
  3. Cutress, Ian (20 червня 2017).AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis. Anandtech. Архіворигіналу за 21 червня 2017. Процитовано 18 січня 2018.
  4. Cutress, Ian (24 червня 2019).An Interview with AMD's Forrest Norrod: Naples, Rome, Milan, & Genoa.AnandTech.com. Архіворигіналу за 18 березня 2022. Процитовано 18 березня 2022.
  5. Cutress, Ian (27 травня 2019).AMD Confirms Zen 4 EPYC Codename, and Elaborates on Frontier Supercomputer CPU.AnandTech.com. Архіворигіналу за 12 квітня 2021. Процитовано 18 березня 2022.
  6. Kampman, Jeff (7 березня 2017).AMD's Naples platform prepares to take Zen into the datacenter. Tech Report. Архіворигіналу за 18 серпня 2017. Процитовано 18 січня 2018.
  7. Cutress, Ian (7 травня 2017).AMD Prepares 32-Core Naples CPUs for 1P and 2P Servers: Coming in Q2. Anandtech. Архіворигіналу за 11 вересня 2017. Процитовано 18 січня 2018.
  8. Архівована копія. Архіворигіналу за 10 серпня 2018. Процитовано 18 січня 2018.{{cite web}}: Обслуговування CS1: Сторінки з текстом «archived copy» як значення параметру title (посилання)
  9. Архівована копія. Архіворигіналу за 24 серпня 2017. Процитовано 18 січня 2018.{{cite web}}: Обслуговування CS1: Сторінки з текстом «archived copy» як значення параметру title (посилання)
  10. Morris, John (13 березня 2018).Inside GlobalFoundries' long road to the leading edge.ZDNet. Архіворигіналу за 7 березня 2019. Процитовано 17 липня 2019.
  11. абSmith, Ryan (26 липня 2018).AMD "Rome" EPYC CPUs to Be Fabbed By TSMC.AnandTech. Архіворигіналу за 10 вересня 2019. Процитовано 18 червня 2019.
  12. De Gelas, Johan; Cutress, Ian (11 липня 2017).Sizing Up the Servers: Intel's Skylake-SP Xeon vs AMD's EPYC 7000. Anandtech. Архіворигіналу за 26 серпня 2017. Процитовано 18 січня 2018.
  13. Sozzi, Brian (8 листопада 2021).Chipmaker AMD just scored a big deal with Meta.finance.yahoo.com(амер.). Архіворигіналу за 8 грудня 2021. Процитовано 18 березня 2022.
  14. абвгдежиклмнпрhttps://www.amd.com/system/files/2017-06/AMD-EPYC-Data-Sheet.pdf[Архівовано 11 жовтня 2017 уWayback Machine.] Сторінка 2
  15. абвгдежиклмнCutress, Ian (20 червня 2017).AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis. Anandtech.com. Архіворигіналу за 21 червня 2017. Процитовано 21 червня 2017.
  16. абвгдежиклмнCutress, Ian (20 червня 2017).AMD EPYC Launch Event Live Blog. Anandtech.com. Архіворигіналу за 21 червня 2017. Процитовано 21 червня 2017.
  17. Kennedy, Patrick (16 травня 2017).AMD EPYC is the New AMD Zen Based Server Brand for Naples. Serve the Home. Архіворигіналу за 6 червня 2017. Процитовано 16 травня 2017.
  18. Kennedy, Patrick (16 травня 2017).AMD EPYC New Details on the Emerging Server Platform. Serve the Home. Архіворигіналу за 6 червня 2017. Процитовано 16 травня 2017.
  19. AMD PS7371BEVGPAF EPYC 7371 3.1GHz 16-Core.www.gamepc.com. Архіворигіналу за 20 березня 2021. Процитовано 20 січня 2019.
  20. AMD EPYC 7261 | AMD.www.amd.com. Архіворигіналу за 26 січня 2021. Процитовано 20 січня 2019.
  21. AMD Takes High-Performance Datacenter Computing to the Next Horizon.AMD(англ.). Архіворигіналу за 23 грудня 2020. Процитовано 6 грудня 2018.
  22. Gordon Mah Ung (7 листопада 2018).What AMD's 64-core 'Rome' server CPU tells us about Ryzen 2.PCWorld. Процитовано 8 листопада 2018.
  23. 2nd Gen AMD EPYC Processors Set New Standard for the Modern Datacenter with Record-Breaking Performance and Significant TCO Savings.AMD. 7 серпня 2019. Архіворигіналу за 8 серпня 2019. Процитовано 8 серпня 2019.
  24. абвAlcorn, Paul (5 жовтня 2019).AMD dishes on Zen 3 and Zen 4 architecture, Milan and Genoa roadmap.Tom's Hardware. Процитовано 5 жовтня 2019.
  25. Trader, Tiffany (15 березня 2021).AMD Launches Epyc 'Milan' with 19 SKUs for HPC, Enterprise and Hyperscale.HPCwire(амер.). Архіворигіналу за 23 березня 2022. Процитовано 19 березня 2022.
  26. AMDs Exascale-Hammer: Epyc 3 mit 804 MByte Cache, Instinct MI200 mit 47,9 TFlops.c't Magazin(нім.). 8 листопада 2021. Архіворигіналу за 22 березня 2022. Процитовано 19 березня 2022.
Зняті з виробництва
доx86
Ранні x86 (16-біт)
IA-32 (32-біт)
AMD64 (64-біт)
Сучасні
AMD64 (64-біт)
Списки
Мікроархітектура
Набори інструкцій
Отримано зhttps://uk.wikipedia.org/w/index.php?title=Epyc&oldid=44426761
Категорія:
Приховані категорії:

[8]ページ先頭

©2009-2026 Movatter.jp