Explicit Data Graph Execution

Материал из Википедии — свободной энциклопедии
Текущая версия страницы покане проверялась опытными участниками и может значительно отличаться отверсии, проверенной 8 мая 2022 года; проверки требуют3 правки.
Перейти к навигацииПерейти к поиску
У этого термина существуют и другие значения, см.Edge.

EDGE (англ. explicit data graph execution,рус.выполнение заданных графов данных) — представляет собой типархитектуры набора команд, который предназначен для повышенияпроизводительности вычислений по сравнению с обычнымипроцессорами, такими как линейкаIntel x86. EDGE объединяет множество отдельных инструкций в большую группу, известную как «гиперблок»; такие гиперблоки спроектированы так, чтобы можно было легчеработать параллельно.

Содержание

Описание

[править |править код]

Параллелизм современных конструкцийцентральных процессоров (ЦП), как правило, начинает выходить примерно на восемь внутренних блоков и от одного до четырёх «ядер». Однако проекты EDGE предназначены для поддержки сотен внутренних блоков и соответственно предлагают скорости обработки в сотни раз выше, чем у существующих конструкций. Основное развитие концепции EDGE было проведеноТехасским университетом в Остине в рамках программыDARPA «Полиморфные вычислительные архитектуры», с заявленной целью создания одночиповой конструкции ЦП с производительностью 1 TFLOPS к 2012, которая до сих пор (по состоянию на2020 год) не реализована.[1]

Дополнительно

[править |править код]

АрхитектураWaveScalar (рус.волновой скаляр) разработкиВашингтонского университета в значительной степени похожа на EDGE, но статически не помещает инструкции в свои «волны». Вместо этого специальные инструкции (phi и rho) отмечают границы волн и позволяют планировать.[2]

Литература

[править |править код]

Примечания

[править |править код]
  1. "TRIPS : One Trillion Calculations per Second by 2012" . Дата обращения: 19 марта 2020. Архивировано 28 февраля 2021 года.
  2. "The WaveScalar ISA" . Дата обращения: 19 марта 2020. Архивировано 20 января 2021 года.

Ссылки

[править |править код]
Этот разделнужно дополнить.
Пожалуйста,улучшите и дополните раздел.(19 марта 2020)
Перейти к шаблону «RISC-based processor architectures»
Процессорные архитектуры на базеRISC-технологий
Перейти к шаблону «Технологии CPU»
Технологии цифровыхпроцессоров
Архитектура
Архитектура набора команд
Машинное слово
Параллелизм
Конвейер
Уровни
Потоки
Классификация Флинна
Реализации
Компоненты
Управление питанием
Иконка
Этозаготовка статьи обаппаратном обеспечении. Помогите Википедии, дополнив её.
Источник —https://ru.wikipedia.org/w/index.php?title=Explicit_Data_Graph_Execution&oldid=146817125
Категории:
Скрытые категории: