Echelon (процессор)
Значимость предмета статьипоставлена под сомнение. Пожалуйста, покажите в статье значимость её предмета, добавив в неё доказательства значимости почастным критериям значимости или, в случае если частные критерии значимости для предмета статьи отсутствуют, пообщему критерию значимости.(17 декабря 2019) |
Echelon —кодовое имя исследовательского проекта компанииnVidia 2010 года по проектированию новогомикропроцессора длясуперкомпьютеров играфических вычислений.
История
[править |править код]Агентство по перспективным оборонным научно-исследовательским разработкам США (DARPA) объявило о спонсировании программы «Ubiquitous High Performance Computing» (с англ. — «Повсеместные высокоскоростные вычисления», UHPC)[1][2], целью которой является создание прототипа серверной системы-стойки с производительностью 1петафлопc иэнергопотреблением 57 кВт. В конкурсе приняли участиеIntel,MIT,Sandia National Labs иnVidia. окончание данной программы запланировано на 2018 год.
18 ноября 2010 года на конференции Supercomputing 2010, проходящей вНовом Орлеане (штатЛуизиана), главный технолог nVidia Билл Делли (англ. Bill Dally) анонсировал проект «Echelon» как результат работы компании над инициативой DARPA. Проект «Echelon» был заявлен как микропроцессор, похожий по своим структурным особенностям на последниеграфические процессоры nVidia. При том, что на момент анонса чип существовал лишь на бумаге, а дизайн проверялся в ряде симуляций, были раскрыты некоторые технологические особенности и планы по разработке и релизу. Были показаны схемы, графики и диаграммы, демонстрирующие внутреннюю структуру и характеристики процессора.
В 2011 году чип оценивался к производству по техпроцессу 10 нм с площадью чипа в 290 мм2[3].
Характеристики
[править |править код]Микропроцессор «Echelon» будет состоять из 128 потоковых блоков, каждый из которых содержит восемь ядер. Каждое ядро может самостоятельно исполнять операции с плавающей запятой, причём главной особенностью является то, что за один такт одно ядро сможет выполнять четыре операции двойной точности с плавающей запятой. При этом самые новые профессиональные графические процессоры nVidia на момент анонса —Fermi — способны выполнять лишь одну операцию за такт. Таким образом, 1024 ядра «Echelon» дают теоретическую суммарную производительность 10 TFLOPS.
Микропроцессор «Echelon» способен исполнять одну операцию с плавающей запятой, используя при этом лишь 10 пикоджоулей энергии. Для сравнения,Fermi на подобную операцию используют 200 пикоджоулей.
Ещё одной особенностью чипа является его кэш-память, которая имеет шесть уровней и составляет 256 Мб. Максимальный поддерживаемый объём внешней графической памяти составляет 256 Гб.
Заявлено, что в качестве средства программирования чипа «Echelon» будет использоваться будущая версияCUDA, хотя не исключается поддержка будущих версийOpenCL,OpenMP и MicrosoftDirectCompute.
Примечания
[править |править код]- ↑Ubiquitous High Performance Computing | Dr Dobb's (неопр.). Дата обращения: 17 декабря 2019.Архивировано 17 декабря 2019 года.
- ↑DARPA Sets Ubiquitous HPC Program in Motion (неопр.). Дата обращения: 17 декабря 2019.Архивировано 17 декабря 2019 года.
- ↑Echelon Chip Floorplan (p.37)Архивная копия от 17 декабря 2019 наWayback Machine, GPU computing and the road to extreme-scale parallel systems, Steve Keckler (англ.)
Ссылки
[править |править код]- Константин Ходаковский.NVIDIA Echelon — 25-кратный прирост производительности (неопр.).3DNews (26 ноября 2010). Дата обращения: 26 ноября 2010.
- Accent.NVIDIA рассказала о процессоре Echelon производительностью 10 TFLOPS (неопр.).iXBT.com (18 ноября 2010). Дата обращения: 26 ноября 2010. Архивировано изоригинала 21 ноября 2010 года.
- Gil Russell.Project Echelon: The Future of NVIDIA's Silicon (англ.).Bright Side Of News (19 ноября 2010). Дата обращения: 26 ноября 2010.Архивировано 11 мая 2012 года.
- Nvidia Reveals Details of Echelon GPU Designs for Exascale, november 2010 (англ.)
- GPU computing to exascale and beyond, Bill Dally (SVP Nvidia), 2010 p.33-44 (англ.)
- Scaling the Power Wall: A Path to Exascale (Nvidia), 2014,ISBN 978-1-4799-5500-8 (англ.)
- Distributed and Cloud Computing: From Parallel Processing to the Internet — p 84 «2.2.5.1 The Echelon GPU Chip Design» (англ.)
- A look achead: Echelon (nvidia)
- GPU Architectures for Extreme Scale Computing (недоступная ссылка), Steve Keckler, 2010
- Echelon: A research GPU architecture / GPUs and the future of parallel computing, IEEE 2011 (DARPA contractHR0011-10-9-0008, Ubiquitous High Performance Computing, UHPC)
- Википедия:Cite web (не указан язык)
- Википедия:Статьи с сомнительной значимостью с декабря 2019 года
- Википедия:Статьи с сомнительной значимостью
- Википедия:Статьи с шаблонами недостатков по алфавиту
- Википедия:Cite web (заменить webcitation-архив: deadlink no)
- Википедия:Статьи с нерабочими ссылками
- Страницы, использующие волшебные ссылки ISBN