Back side bus
Материал из Википедии — свободной энциклопедии
Перейти к навигацииПерейти к поиску
Back side bus (BSB) — шинакэш-памяти второго уровня в процессорах с двойной независимой шиной (англ. DIB — dual independed bus).
Для связи с контроллером памяти предназначенаFSB (front side bus), работающая в качестве магистрального канала между процессором ичипсетом.
К процессорам, имеющим архитектуру DIB, относятся:
- IntelPentium Pro — 64-битная BSB;
- IntelPentium II — 64-битная BSB (внешний кэш L2);
- IntelPentium III — 64 бит + 8 битECC (внешний кэш L2) или 256 бит + 32 бит ECC;
- IntelPentium 4 — 256 бит + 32 бит ECC;
- IntelCore — 256 бит + 32 бит ECC;
- AMDAthlon — 64 бит + 8 битECC:
- AMDAthlon 64 — 128 бит + 16 бит ECC (у процессоров семействаK8 контроллер памяти встроен в процессор, связь счипсетом осуществляется по шинеHyperTransport);
- и др.
Ссылки
[править |править код]Этозаготовка статьи обаппаратном обеспечении. Помогите Википедии, дополнив её.