본 발명은 액정표시장치(Liquid Crystal Display Device)에 관한 것으로 특히, 보조 용량을 충분히 확보할 수 있고 보조 용량부에 단선이 발생하지 않는 횡전계 방식 액정표시장치용 어레이기판의 구성과 그 제조방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a liquid crystal display device, and more particularly, to a configuration and a manufacturing method of an array substrate for a transverse electric field type liquid crystal display device capable of sufficiently securing an auxiliary capacitance and not causing disconnection in the auxiliary capacitance portion. It is about.
일반적으로, 액정표시장치의 구동원리는 액정의 광학적 이방성과 분극성질을 이용한다. 상기 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 가지고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어할 수 있다.In general, the driving principle of the liquid crystal display device uses the optical anisotropy and polarization of the liquid crystal. Since the liquid crystal is thin and long in structure, the liquid crystal has directivity in the arrangement of molecules, and the direction of the molecular arrangement can be controlled by artificially applying an electric field to the liquid crystal.
따라서, 상기 액정의 분자배열 방향을 임의로 조절하면, 액정의 분자배열이 변하게 되고, 광학적 이방성에 의해 상기 액정의 분자배열 방향으로 빛이 굴절하여 화상정보를 표현할 수 있다.Accordingly, if the molecular arrangement direction of the liquid crystal is arbitrarily adjusted, the molecular arrangement of the liquid crystal is changed, and light is refracted in the molecular arrangement direction of the liquid crystal due to optical anisotropy to express image information.
현재에는 박막트랜지스터와 상기 박막트랜지스터에 연결된 화소전극이 행렬방식으로 배열된 능동행렬 액정표시장치(AM-LCD : Active Matrix LCD 이하, 액정표시장치로 약칭함)가 해상도 및 동영상 구현능력이 우수하여 가장 주목받고 있다.Currently, an active matrix liquid crystal display device (AM-LCD: abbreviated as an active matrix LCD, abbreviated as a liquid crystal display device) in which a thin film transistor and pixel electrodes connected to the thin film transistor are arranged in a matrix manner has the best resolution and video performance. It is attracting attention.
상기 액정표시장치는 공통전극이 형성된 컬러필터 기판(상부기판)과 화소전극이 형성된 어레이기판(하부기판)과, 상부 및 하부기판 사이에 충진된 액정으로 이루어지는데, 이러한 액정표시장치에서는 공통전극과 화소전극이 상-하로 걸리는 전기장에 의해 액정을 구동하는 방식으로, 투과율과 개구율 등의 특성이 우수하다.The liquid crystal display includes a color filter substrate (upper substrate) on which a common electrode is formed, an array substrate (lower substrate) on which a pixel electrode is formed, and a liquid crystal filled between upper and lower substrates. The liquid crystal is driven by an electric field applied up and down by the pixel electrode, so that the characteristics such as transmittance and aperture ratio are excellent.
그러나, 상-하로 걸리는 전기장에 의한 액정구동은 시야각 특성이 우수하지 못한 단점을 가지고 있다. 따라서, 상기의 단점을 극복하기 위해 새로운 기술이 제안되고 있다. 하기 기술될 액정표시장치는 횡전계에 의한 액정 구동방법으로 시야각 특성이 우수한 장점을 갖고 있다.However, the liquid crystal drive by the electric field applied up-down has a disadvantage that the viewing angle characteristics are not excellent. Therefore, new techniques have been proposed to overcome the above disadvantages. The liquid crystal display device to be described below has an advantage of excellent viewing angle characteristics by a liquid crystal driving method using a transverse electric field.
이하, 도 1을 참조하여 일반적인 횡전계방식 액정표시장치에 관해 상세히 설명한다.Hereinafter, a general transverse electric field type liquid crystal display device will be described in detail with reference to FIG. 1.
도 1은 일반적인 횡전계방식 액정표시장치의 단면을 도시한 단면도이다.1 is a cross-sectional view showing a cross section of a general transverse electric field type liquid crystal display device.
도시한 바와 같이, 컬러필터 기판인 상부기판(10)과 어레이기판인 하부기판(20)이 서로 이격되어 대향하고 있으며, 이 상부 및 하부기판(10,20)사이에는 액정층(12)이 개재되어 있다.As shown, the upper substrate 10, which is a color filter substrate, and the lower substrate 20, which is an array substrate, are spaced apart from each other and face each other. A liquid crystal layer 12 is interposed between the upper and lower substrates 10, 20. It is.
상기 하부기판(20)상에는 공통전극(38)과 화소전극(36)이 동일 평면상에 형성되어 있다.The common electrode 38 and the pixel electrode 36 are formed on the same plane on the lower substrate 20.
상기 액정층(12)은 상기 공통전극(38)과 화소전극(36)의 수평전계(21)에 의해 작동된다.The liquid crystal layer 12 is operated by the horizontal electric field 21 of the common electrode 38 and the pixel electrode 36.
도 2a, 2b는 일반적인 횡전계형 액정표시장치의 오프(off), 온(on)상태의 동작을 각각 도시한 단면도이다.2A and 2B are cross-sectional views showing operations in off and on states of a general transverse electric field type liquid crystal display device, respectively.
도 2a에서는, 오프상태로 수평전계가 인가되지 않으므로 액정층(12)의 상변이가 일어나지 않은 상태이다.In FIG. 2A, since no horizontal electric field is applied to the off state, the phase change of the liquid crystal layer 12 does not occur.
도 2b에서는, 전압이 인가된 온(on)상태에서의 액정의 상변이를 도시한 도면으로, 상기 공통전극(38) 및 화소전극(36)과 대응하는 위치의 액정(12a)의 상변이는 없지만 공통전극(38)과 화소전극(36)사이 구간에 위치한 액정(12b)은 이 공통전극(38)과 화소전극(36)사이에 전압이 인가되므로써 형성되는 수평전계(21)에 의하여, 상기 수평전계(21)와 같은 방향으로 배열하게 된다. 즉, 상기 횡전계형 액정표시장치는 액정이 수평전계에 의해 이동하므로, 시야각이 넓어지는 특성을 띠게 된다.2B is a diagram illustrating a phase change of the liquid crystal in an on state where a voltage is applied, and the phase change of the liquid crystal 12a at a position corresponding to the common electrode 38 and the pixel electrode 36 is shown. However, the liquid crystal 12b positioned in the section between the common electrode 38 and the pixel electrode 36 is formed by the horizontal electric field 21 formed by applying a voltage between the common electrode 38 and the pixel electrode 36. It is arranged in the same direction as the horizontal electric field 21. That is, in the transverse electric field type liquid crystal display device, since the liquid crystal moves by the horizontal electric field, the viewing angle is widened.
그러므로, 상기 횡전계형 액정표시장치를 정면에서 보았을 때, 상/하/좌/우방향으로 약 80∼85o방향에서 가시할 수 있다.Therefore, when viewed from the front, the transverse electric field type liquid crystal display device can be visible in the about 80 to 85o direction in the up / down / left / right directions.
도 3은 종래의 횡전계방식 액정표시장치용 어레이기판의 일부를 개략적으로 구성한 평면도이다.3 is a plan view schematically illustrating a part of a conventional array substrate for a transverse electric field type liquid crystal display device.
도시한 바와 같이, 종래의 횡전계방식 액정표시장치용 어레이기판(10)은 소정간격 이격되어 평행하게 일 방향으로 구성된 다수의 게이트배선(32)과, 상기 게이트 배선과 근접하여 평행하게 일 방향으로 구성된 스토리지 배선(35)과, 상기 두 배선과 교차하며 특히 게이트배선(32)과는 화소영역(P)을 정의하는 데이터배선(44)이 구성된다.As shown in the drawing, a conventional array substrate 10 for a transverse electric field type liquid crystal display device has a plurality of gate wirings 32 arranged in one direction in parallel with a predetermined interval and in one direction in parallel with the gate wirings. The configured storage wiring 35 and the data wiring 44 intersecting the two wirings, and in particular the gate wiring 32, define a pixel region P.
상기 게이트배선(32)과 데이터배선(44)의 교차지점에는 게이트 전극(34)과 액티브층(40)과 소스 전극(46)및 드레인 전극(48)을 포함하는 박막트랜지스터(T)가 구성되며, 상기 소스 전극(46)은 상기 데이터배선(44)과 연결되고, 상기 게이트 전극(34)은 상기 게이트배선(32)과 연결된다.The thin film transistor T including the gate electrode 34, the active layer 40, the source electrode 46, and the drain electrode 48 is formed at the intersection of the gate wiring 32 and the data wiring 44. The source electrode 46 is connected to the data line 44, and the gate electrode 34 is connected to the gate line 32.
상기 화소영역(P)의 상부에는 상기 드레인 전극(48)과 연결되는 화소전극(38)과, 상기 화소전극(38)과 평행하게 구성되고 상기 스토리지 배선(35)과 연결되는 공통전극(36)이 구성된다.The pixel electrode 38 connected to the drain electrode 48 and the common electrode 36 formed in parallel with the pixel electrode 38 and connected to the storage wiring 35 are disposed on the pixel area P. This is made up.
상기 화소전극(30)은 상기 게이트 배선(32)의 상부에 일 방향으로 구성된 수평부(38a)와, 상기 수평부(38a)의 양측에서 화소영역(P)으로 연장된 제 1 수직부(38b)와 제 2 수직부(38c)로 구성된다.The pixel electrode 30 has a horizontal portion 38a formed in one direction on the gate line 32 and a first vertical portion 38b extending from the both sides of the horizontal portion 38a to the pixel region P. ) And the second vertical portion 38c.
이때, 상기 제 1 수직부(38b)의 끝단은 드레인 전극(48)과 연결된다.In this case, an end of the first vertical portion 38b is connected to the drain electrode 48.
상기 공통전극(36)은 상기 스토리지배선(35)의 상부에 구성되고, 스토리지 배선(35)과 전기적으로 접촉된 수평부(37)와, 수평부에서 상부로 연장된 다수의 제 1 수직부(36a)와, 수평부(37)에서 하부로 연장된 다수의 제 2 수직부(36b)로 구성된다.The common electrode 36 is formed on an upper portion of the storage wiring 35, a horizontal portion 37 in electrical contact with the storage wiring 35, and a plurality of first vertical portions extending upward from the horizontal portion. 36a) and a plurality of second vertical portions 36b extending downward from the horizontal portion 37.
전술한 구성에서, 상기 공통전극(36)은 투명한 금속전극으로 형성하였고, 상기 화소전극은 상기 소스 및 드레인 전극(46,48)과 동일한 물질로 구성하였다.In the above-described configuration, the common electrode 36 is formed of a transparent metal electrode, and the pixel electrode is formed of the same material as the source and drain electrodes 46 and 48.
전술한 구성에서, 상기 게이트 배선(32)의 일부를 제 1 전극으로 하고, 게이트 배선(32)의 상부에 형성한 화소전극의 수평부(38a)를 제 2 전극으로 하는 보조 용량(C)이 구성된다.In the above-described configuration, the storage capacitor C having a portion of the gate wiring 32 as the first electrode and the horizontal portion 38a of the pixel electrode formed on the gate wiring 32 as the second electrode is It is composed.
그러나, 전술한 바와 같은 구성은 상기 화소전극을 불투명한 금속으로 형성하였기 때문에 개구율을 개선할 수 없고, 미세화소로 갈수록 상기 게이트 배선의 폭이 작아지기 때문에 충분한 보조용량을 확보할 수 없는 구조이다.However, the above-described configuration has a structure in which the aperture ratio cannot be improved because the pixel electrode is made of an opaque metal, and a sufficient auxiliary capacitance cannot be secured because the width of the gate wiring decreases toward the fine pixel.
따라서, 본 발명은 전술한 바와 같은 문제를 해결하기 위한 목적으로 안출 되었으며, 개구율을 개선하고 보조 용량을 충분히 확보하여 고화질의 횡전계 방식 액정표시장치를 제작하는 것을 목적으로 한다.Accordingly, the present invention has been made for the purpose of solving the above problems, and aims to manufacture a high-quality transverse electric field type liquid crystal display device by improving the aperture ratio and ensuring a sufficient storage capacity.
도 1은 일반적인 횡전계방식 액정표시장치의 일부를 개략적으로 도시한 단면도이고,1 is a cross-sectional view schematically showing a part of a general transverse electric field type liquid crystal display device;
도 2a, 2b는 일반적인 횡전계방식 액정표시장치의 오프(off), 온(on)상태의 동작을 각각 도시한 단면도이고,2A and 2B are cross-sectional views illustrating operations of off and on states of a general transverse electric field type liquid crystal display device, respectively.
도 3은 종래에 따른 횡전계방식 액정표시장치용 어레이기판의 한 화소부에 대한 평면을 도시한 평면도이고,3 is a plan view showing a plane of one pixel portion of a conventional array substrate for a transverse electric field type liquid crystal display device;
도 4는 본 발명에 따른 횡전계 방식 액정표시장치용 어레이기판의 일부를 개략적으로 도시한 평면도이고,4 is a plan view schematically showing a part of an array substrate for a transverse electric field type liquid crystal display device according to the present invention;
도 5a 내지 도 5d는 도 4의 Ⅴ-Ⅴ`,Ⅵ-Ⅵ`,Ⅶ-Ⅶ`을 따라 절단하여, 본 발명의 공정 순서에 따라 도시한 공정 단면도이다.5A through 5D are cross-sectional views taken along the lines VV ′, VIVVI, and VIII of FIG. 4, and according to the process sequence of the present invention.
<도면의 주요부분에 대한 간단한 설명><Brief description of the main parts of the drawing>
100 : 기판 112 : 게이트 배선100: substrate 112: gate wiring
114 : 게이트 전극 116 : 스토리지배선114: gate electrode 116: storage wiring
120 : 액티브층 124 : 데이터 배선120: active layer 124: data wiring
126 : 소스 전극 128 : 드레인 전극126 source electrode 128 drain electrode
130 : 화소 전극 132 : 연장부130: pixel electrode 132: extension part
140a,140b: 콘택홀 142 : 화소 전극140a and 140b: contact hole 142: pixel electrode
146 : 공통 전극146: common electrode
전술한 바와 같은 목적을 달성하기 위한 본 발명에 따른 횡전계 방식 액정표시장치용 어레이기판은 기판과; 상기 기판 상에 서로 수직하게 교차하여 화소영역을 정의하는 게이트배선과 데이터배선과; 상기 게이트배선과 평행하게 소정간격 이격하여 일 방향으로 구성되고, 화소 영역의 일 측에서 상하로 연장된 제 1 수직부와, 화소영역의 타측에서 상하로 연장된 제 2 수직 부로 구성된 스토리지 배선과; 상기 게이트배선과 데이터배선이 교차하는 지점에 구성되고, 게이트 전극과 액티브층과 소스전극 및 드레인 전극으로 구성된 박막트랜지스터와; 상기 드레인 전극에서 화소영역으로 연장된 연결부와 연결되고, 상기 스토리지 배선의 상부에 일 방향으로 구성된 아일랜드 형상의 금속패턴과; 상기 드레인 전극과 접촉하여 소정 길이로 연장된 제 1 수평부와, 상기 제 1 수평부의 일 측에서 상기 스토리지 배선에 근접한 위치까지 수직하게 연장된 제 1 수직부와, 상기 제 1 수평부의 타측에서 게이트 배선의 상부까지 수직하게 연장된 제 2 수직부와, 상기 제 2 수직부에서 박막 트랜지스터의 방향으로 소정 길이로 연장된 제 2 수평부와, 상기 제 2 수평부에서 상기 스토리지 배선에 근접한 위치로 연장되고, 상기 금속패턴과 연결된 제 3 수직부로 구성된 화소전극과; 상기 스토리지 배선의 제 1 수직부와 평면적으로 겹쳐진 제 1 수직부와, 제 1 수직부에서 스토리지 배선의 상부로 연장된 제 1 수평부와, 제 1 수평부에 상하로 수직하게 연장된 제 2 수직부와, 상기 스토리지 배선의 제 2 수직부와 평면적으로 겹쳐진 제 2 수직부로 구성된 공통전극을 포함한다.An array substrate for a transverse electric field type liquid crystal display device according to the present invention for achieving the above object is a substrate; A gate wiring and a data wiring crossing the substrate perpendicularly to each other to define a pixel region; A storage wiring configured in one direction and spaced apart from the gate wiring in one direction, the first vertical portion extending vertically from one side of the pixel region, and a second vertical portion extending vertically from the other side of the pixel region; A thin film transistor configured at a point where the gate wiring and the data wiring cross each other, the thin film transistor comprising a gate electrode, an active layer, a source electrode, and a drain electrode; An island-shaped metal pattern connected to the connection part extending from the drain electrode to the pixel area and configured in one direction on the storage wire; A first horizontal portion extending in a predetermined length in contact with the drain electrode, a first vertical portion extending vertically from one side of the first horizontal portion to a position close to the storage wiring, and a gate at the other side of the first horizontal portion A second vertical portion extending vertically to an upper portion of the wiring, a second horizontal portion extending from the second vertical portion to a predetermined length in the direction of the thin film transistor, and extending from the second horizontal portion to a position close to the storage wiring A pixel electrode formed of a third vertical portion connected to the metal pattern; A first vertical portion planarly overlapping the first vertical portion of the storage wiring, a first horizontal portion extending from the first vertical portion to an upper portion of the storage wiring, and a second vertical portion extending vertically vertically in the first horizontal portion And a common electrode including a second vertical portion that is planarly overlapped with the second vertical portion of the storage wiring.
상기 스토리지 배선의 제 1 수직부와 공통전극의 제 1 수직부와, 상기 스토리지 배선의 제 2 수직부와 공통전극의 제 3 수직부는 연결하여 구성한다.The first vertical portion of the storage wiring and the first vertical portion of the common electrode, the second vertical portion of the storage wiring and the third vertical portion of the common electrode are connected to each other.
상기 게이트 배선과 스토리지 배선은 동일층 동일물질로 형성한다.The gate line and the storage line are formed of the same material as the same layer.
상기 스토리지 배선의 제 1 수직부와 공통전극의 제 1 수직부를 각각 제 1 , 2 전극으로 하는 제 1 보조 용량부와, 상기 스토리지 배선의 일부와 금속패턴을 각각 제 1, 2 전극으로 하는 제 2 보조 용량부와, 상기 스토리지 배선의 제 2 수직부와 공통전극의 제 3 수직부 각각 제 1,2 전극으로 하는 제 3 보조 용량부와, 상기 게이트 배선의 일부와 화소전극의 제 2 수평부를 각각 제 1, 2 전극으로 하는 제 4 보조 용량부로 구성된다.A first auxiliary capacitor having first and second electrodes of the first vertical portion of the storage wiring and the first vertical portion of the common electrode, and a second of the first and second electrodes of a part of the storage wiring and a metal pattern, respectively; An auxiliary capacitor, a second auxiliary capacitor including the second vertical parts of the storage wiring and the third vertical parts of the common electrode, respectively, first and second electrodes, and a part of the gate wiring and the second horizontal part of the pixel electrode, respectively. It consists of a 4th storage capacitor part used as a 1st, 2nd electrode.
상기 액티브층에서 상기 데이터 배선의 하부로 연장된 반도체라인을 더욱 포함한다.The semiconductor device may further include a semiconductor line extending below the data line in the active layer.
상기 소스 전극은 "U"자 형상이고 드레인 전극을 소정간격 이격하여 감싸는 형상으로 구성한다.The source electrode has a shape of “U” and surrounds the drain electrode at a predetermined interval.
본 발명의 특징에 따른 횡전계 방식 액정표시장치용 어레이기판 제조방법은 기판 상에 서로 수직하게 교차하여 화소영역을 정의하는 게이트배선과 데이터배선을 형성하는 단계와; 상기 게이트배선과 평행하게 소정간격 이격하여 일 방향으로 구성되고, 화소 영역의 일 측 에서 상하로 연장된 제 1 수직부와, 화소영역의 타 측에서 상하로 연장된 제 2 수직부로 구성된 스토리지 배선을 형성하는 단계와; 상기 게이트배선과 데이터배선이 교차하는 지점에 구성되고, 게이트전극과 액티브층과 소스전극 및 드레인전극으로 구성된 박막트랜지스터를 형성하는 단계와; 상기 드레인 전극에서 화소영역으로 연장된 연결부와 연결되고, 상기 스토리지 배선의 상부에 일 방향으로 구성된 아일랜드 형상의 금속패턴을 형성하는 단계와; 상기 드레인 전극과 접촉하여 소정 길이로 연장된 제 1 수평부와, 상기 제 1 수평부의 일 측에서 상기 스토리지 배선에 근접한 위치까지 수직하게 연장된 제 1 수직부와, 상기 제 1 수평부의 타 측에서 게이트 배선의 상부까지 수직하게 연장된 제 2 수직부와, 상기 제 2 수직부에서 박막 트랜지스터의 방향으로 소정 길이로 연장된 제 2 수평부와, 상기 제 2 수평부에서 상기 스토리지 배선에 근접한 위치로 연장되고, 상기 금속패턴과 연결된 제 3 수직부로 구성된 화소전극을 형성하는 단계와; 상기 스토리지 배선의 제 1 수직부와 평면적으로 겹쳐진 제 1 수직부와, 제 1 수직부에서 스토리지 배선의 상부로 연장된 제 1 수평부와, 제 1 수평부에 상하로 수직하게 연장된 제 2 수직부와, 상기 스토리지 배선의 제 2 수직부와 평면적으로 겹쳐진 제 2 수직부로 구성된 공통전극을 형성하는 단계를 포함한다.According to an aspect of the present invention, there is provided a method of fabricating an array substrate for a transverse electric field type liquid crystal display device, comprising: forming a gate line and a data line on a substrate to vertically cross each other to define a pixel area; The storage wiring includes a first vertical portion extending in one direction and spaced apart from each other by a predetermined interval in parallel with the gate wiring, and a second vertical portion extending vertically from one side of the pixel region and a second vertical portion extending vertically from the other side of the pixel region. Forming; Forming a thin film transistor configured at a point where the gate wiring and the data wiring cross each other, the thin film transistor comprising a gate electrode, an active layer, a source electrode, and a drain electrode; Forming an island-shaped metal pattern connected to a connection part extending from the drain electrode to the pixel area and configured in one direction on the storage wiring; A first horizontal portion extending into a predetermined length in contact with the drain electrode, a first vertical portion extending vertically from one side of the first horizontal portion to a position close to the storage wiring, and on the other side of the first horizontal portion A second vertical portion extending vertically to an upper portion of the gate wiring; a second horizontal portion extending from the second vertical portion to a predetermined length in the direction of the thin film transistor; and a position adjacent to the storage wiring in the second horizontal portion. Forming a pixel electrode extending from the third vertical portion connected to the metal pattern; A first vertical portion planarly overlapping the first vertical portion of the storage wiring, a first horizontal portion extending from the first vertical portion to an upper portion of the storage wiring, and a second vertical portion extending vertically vertically in the first horizontal portion And forming a common electrode including a second vertical portion that is planarly overlapped with the second vertical portion of the storage wiring.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명한다.Hereinafter, preferred embodiments of the present invention will be described with reference to the accompanying drawings.
-- 실시예 --Example
본 발명에 따른 횡전계 방식 액정표시장치용 어레이기판은 공통전극과 화소전극을 투명전극으로 형성하고, 화소영역 상에 별도의 보조용량을 더욱 구성한 것을 특징으로 한다.The array substrate for a transverse electric field type liquid crystal display device according to the present invention is characterized in that the common electrode and the pixel electrode are formed as a transparent electrode, and a separate auxiliary capacitance is further configured on the pixel region.
도 4는 본 발명에 따른 횡전계 방식 액정표시장치용 어레이기판의 한 화소를 개략적으로 도시한 평면도이다.4 is a plan view schematically showing one pixel of an array substrate for a transverse electric field type liquid crystal display device according to the present invention.
도시한 바와 같이, 기판(100)상에 다수의 게이트 배선(112)이 형성되고, 상기 게이트 배선(112)을 교차하여 화소영역(P)을 정의하는 데이터 배선(124)을 형성한다.As illustrated, a plurality of gate lines 112 are formed on the substrate 100, and the data lines 124 defining the pixel region P are formed by crossing the gate lines 112.
상기 게이트 배선(112)과 평행하게 이격되어 화소영역(P)을 가로지르는 스토리지 배선(116)을 형성한다.The storage line 116 is formed to be spaced apart from the gate line 112 to cross the pixel area P.
상기 게이트 배선(112)과 데이터 배선(124)의 교차지점에는 게이트 전극(114)과 액티브층(120)과 소스 전극(126)과 드레인 전극(128)을 포함하는 박막트랜지스터(T)를 구성한다.A thin film transistor T including a gate electrode 114, an active layer 120, a source electrode 126, and a drain electrode 128 is formed at an intersection point of the gate line 112 and the data line 124. .
이때, 상기 소스 전극(126)은 "U"형상으로 구성하고, 상기 드레인 전극(128)은 소스전극의 내부에 소정간격 이격된 형상으로 구성한다.At this time, the source electrode 126 is formed in a "U" shape, the drain electrode 128 is configured in a shape spaced apart a predetermined interval inside the source electrode.
이와 같은 구성은 상기 소스 전극(126)과 드레인 전극(128) 사이의 채널 길이를 짧게 하고, 채널 폭은 넓게 하는 효과가 있어, 캐리어(carrier)의 이동도를 개선할 수 있다.Such a configuration can shorten the channel length between the source electrode 126 and the drain electrode 128, and widen the channel width, thereby improving the mobility of the carrier.
상기 액티브층에서 상기 데이터 배선(124)에서 연장된 반도체 라인(121)을형성한다.The semiconductor line 121 extending from the data line 124 is formed in the active layer.
상기 스토리지 배선(116)은 화소영역의 일측과 타측에서 각각 상하로 수직하게 연장된 연장된 제 1 수직부(116a)와 제 2 수직부(116b)를 포함한다.The storage line 116 includes an extended first vertical portion 116a and a second vertical portion 116b extending vertically from one side and the other side of the pixel area, respectively.
상기 제 1 수직부(116a)와 제 2 수직부(116b)는 상기 스토리지 배선(116)과 교차하는 형상이다.The first vertical portion 116a and the second vertical portion 116b cross each other with the storage wire 116.
전술한 구성에서, 상기 화소영역(P)을 지나는 스토리지 배선(116)의 상부에는 상기 데이터 배선(124)과 소스 및 드레인 전극(126,128)과 동일층 동일물질로 아일랜드 형상의 금속패턴(130)을 형성하고, 상기 금속 패턴(130)은 연결배선(132)을 통해 드레인 전극(128)과 연결한다.In the above-described configuration, an island-shaped metal pattern 130 is formed on the upper portion of the storage line 116 passing through the pixel region P with the same material as the data line 124 and the source and drain electrodes 126 and 128. The metal pattern 130 is connected to the drain electrode 128 through the connection wiring 132.
상기 금속패턴(130)을 구성한 화소영역(P)에는 절연막을 사이에 두고 공통전극(146)과 화소전극(142)을 평행하게 이격하여 구성한다.In the pixel region P constituting the metal pattern 130, the common electrode 146 and the pixel electrode 142 are spaced in parallel with an insulating layer therebetween.
상기 화소전극(142)은 상기 드레인 전극(128)과 접촉하여 연장된 제 1 수평부(142a)와, 상기 제 1 수평부(142a)의 일 끝에서 상기 스토리지 배선(116)에 근접하는 위치로 수직하게 연장된 제 1 수직부(142b)와, 상기 제 1 수평부(142a)의 타 끝에서 상기 게이트 배선(112)의 상부까지 수직하게 연장된 제 2 수직부(142c)와, 상기 제 2 수직부(142c)에서 박막 트랜지스터(T)방향으로 연장된 제 2 수평부(142d)와, 상기 제 2 수평부(142d)에서 스토리지 배선(116)에 근접하게 위치로 수직하게 연장된 제 3 수직부(142e)로 구성된다.The pixel electrode 142 is positioned to be close to the storage wiring 116 at one end of the first horizontal portion 142a extending in contact with the drain electrode 128 and at one end of the first horizontal portion 142a. A first vertical portion 142b extending vertically, a second vertical portion 142c extending vertically from the other end of the first horizontal portion 142a to an upper portion of the gate wiring 112, and the second A second horizontal portion 142d extending from the vertical portion 142c in the direction of the thin film transistor T, and a third vertical portion extending vertically to a position close to the storage wiring 116 in the second horizontal portion 142d. It consists of a part 142e.
이때, 상기 제 1 수직부(142b)는 상기 드레인 전극(128)과 금속패턴(130)을 연결하는 연결배선(132)과 평면적으로 겹쳐 구성한다.In this case, the first vertical portion 142b overlaps the connection wiring 132 connecting the drain electrode 128 and the metal pattern 130 in plan view.
공통전극(146)은 상기 스토리지 배선의 제 1 수직부(116a)와 평면적으로 겹쳐 형성된 제 1 수직부(146a)와, 상기 제 1 수직부(146a)에서 스토리지 배선(116)을 따라 소정 길이로 연장된 제 1 수평부(146b)와, 상기 화소전극의 제 1 , 제 3 수직부(142b,142e)와 제 2 수직부(142c) 사이에 위치하여 평행하게 이격된 제 2 수직부(146c)와, 상기 스토리지 배선의 제 2 수직부(116b)와 겹쳐 형성된 제 3 수직부(146d)로 구성한다.The common electrode 146 has a first length 146a formed to overlap the first vertical portion 116a of the storage wiring in a planar length, and has a predetermined length along the storage wiring 116 in the first vertical portion 146a. A second vertical portion 146c spaced in parallel and positioned between the first horizontal portion 146b that extends and the first and third vertical portions 142b and 142e and the second vertical portion 142c of the pixel electrode; And a third vertical portion 146d formed to overlap with the second vertical portion 116b of the storage wiring.
전술한 구성은, 상기 스토리지 배선의 제 1 수직부(116a)와 공통전극의 제 1 수직부(146a)를 각각 제 1 전극과 제 2 전극으로 하는 제 1 보조 용량부(C1)와, 상기 스토리지 배선(116)과 금속패턴(130)을 제 1 전극과 제 2 전극으로 하는 제 2 보조 용량부(C2)와, 상기 스토리지 배선의 제 2 수직부(116b)와 공통전극의 제 3 수직부(146d)를 각각 제 1 전극과 제 2 전극으로 하는 제 3 보조 용량부(C3)와, 상기 게이트 배선(112)의 일부와 상기 화소전극의 제 2 수평부(142d)를 각각 제 1 전극과 제 2 전극으로 하는 제 4 보조 용량부(C4)를 구성할 수 있다.The above-described configuration includes a first storage capacitor C1 having the first vertical portion 116a of the storage wiring and the first vertical portion 146a of the common electrode as a first electrode and a second electrode, respectively, and the storage. The second storage capacitor C2 having the wiring 116 and the metal pattern 130 as the first electrode and the second electrode, the second vertical portion 116b of the storage wiring, and the third vertical portion of the common electrode ( A third storage capacitor C3 having 146d as a first electrode and a second electrode, and a portion of the gate wiring 112 and a second horizontal portion 142d of the pixel electrode, respectively; The 4th storage capacitor | capacitor C4 used as a 2 electrode can be comprised.
전술한 구성에서, 상기 공통전극(146)은 제 1 수직부(146a)와 제 3 수직부(146d)에 형성된 콘택홀(140a,140b)을 통해 하부 스토리지 배선(116)의 제 1 수직부(116a)와 제 2 수직부(116b)에 연결된 상태이므로, 상기 스토리지 배선을 통해 공통신호를 인가 받는 구성으로 한다.In the above-described configuration, the common electrode 146 may include the first vertical portion of the lower storage line 116 through the contact holes 140a and 140b formed in the first vertical portion 146a and the third vertical portion 146d. Since it is connected to 116a and the second vertical portion 116b, a common signal is applied through the storage wiring.
또한, 상기 공통전극(146)과 화소전극(142)은 투명전극으로 형성하며, 상기 공통전극(146)과 겹쳐지는 스토리지 배선의 제 1 수직부(116a)와 제 2 수직부(116b)는 상기 공통전극(146)의 폭보다 좌우로 약 1㎛씩 작은 폭으로 구성하여, 개구율의 저하는 없다.In addition, the common electrode 146 and the pixel electrode 142 are formed as transparent electrodes, and the first vertical portion 116a and the second vertical portion 116b of the storage wiring overlapping the common electrode 146 are formed in the The width of the common electrode 146 is smaller than the width of the common electrode 146 by about 1 μm, so that the aperture ratio is not reduced.
이에 대해 간략히 설명하면, 투명 전극으로 공통전극(146)과 화소전극(142)을 형성하게 되면, 패턴된 전극의 에지(edge)로 부터 양측으로 각각 1㎛정도의 개구율 향상 효과가 있다.Briefly, when the common electrode 146 and the pixel electrode 142 are formed of transparent electrodes, an opening ratio improvement effect of about 1 μm may be provided from both sides of the patterned electrode to both sides.
이는 횡전계 분포에 의한 액정의 배향 특성에 관련이 있으며, 각 전극의 에지로 부터 1㎛의 거리에 위치하는 액정의 배향 특성은 상기 두 전극 사이에 위치하는 액정의 배향 특성과 유사한 특성을 가진다.This is related to the alignment characteristics of the liquid crystal due to the lateral electric field distribution, and the alignment characteristics of the liquid crystal positioned at a distance of 1 μm from the edge of each electrode have similar characteristics to the alignment characteristics of the liquid crystal positioned between the two electrodes.
따라서, 투명 전극은 빛을 완전히 차단하는 불투명 금속전극에 비해 상기 이격거리 만큼 개구율이 개선되는 효과가 있다.Therefore, the transparent electrode has an effect of improving the aperture ratio by the separation distance as compared to the opaque metal electrode that completely blocks the light.
결과적으로, 상기 하부의 금속패턴을 상부의 투명 금속패턴에 비해 작은 폭으로 형성하면 개구율에는 영향을 미치지 않는다.As a result, when the lower metal pattern is formed to have a smaller width than the upper transparent metal pattern, the opening ratio is not affected.
또한, 전술한 구성에서, 상기 제 2 보조 용량부(C2)를 구성하는 제 2 전극인 금속패턴(130)은 연결배선(132)을 통해 드레인 전극(128)과 연결되는 구성이다.In addition, in the above-described configuration, the metal pattern 130, which is the second electrode constituting the second storage capacitor C2, is connected to the drain electrode 128 through the connection line 132.
이때, 상기 연결배선(132)이 하부의 스토리지 배선(116)의 측면 단차에 의해 단선되는 불량이 발생할 수 있기 때문에, 상기 화소전극의 제 3 수직부(142e)와 상기 금속패턴(130)을 연결한다.In this case, since the connection wire 132 may be disconnected due to a side step difference of the lower storage wire 116, the third vertical part 142e of the pixel electrode may be connected to the metal pattern 130. do.
이때, 서로 다른 층에 구성되므로 별도의 콘택홀(138)을 통해 연결하면 된다.At this time, since it is configured on different layers, it may be connected through a separate contact hole 138.
이와 같은 구성은 상기 연결배선(132)이 단선되더라도, 상기 드레인 전극(128)과 연결되는 화소전극을 통해 신호를 받는 상태이므로 보조 용량을 계속축적할 수 있도록 한다.Such a configuration enables the storage capacitor to continue to accumulate even when the connection wiring 132 is disconnected because the signal is received through the pixel electrode connected to the drain electrode 128.
전술한 바와 같은 본 발명에 따른 어레이 기판 구성은 개구율을 개선하는 동시에 충분한 보조 용량을 확보할 수 있는 구조이므로 고 개구율과 고 화질을 가지는 액정패널을 제작할 수 있다.Since the array substrate configuration according to the present invention as described above is capable of improving the aperture ratio and ensuring sufficient auxiliary capacitance, it is possible to manufacture a liquid crystal panel having a high aperture ratio and a high image quality.
이하, 도 5a 내지 도 5d를 참조하여, 본 발명에 따른 횡전계 방식 액정표시장치용 어레이기판의 제조공정을 설명한다.Hereinafter, a manufacturing process of an array substrate for a transverse electric field type liquid crystal display device according to the present invention will be described with reference to FIGS. 5A to 5D.
도 5a 내지 도 5d는 도 4의 Ⅴ-Ⅴ`,Ⅵ-Ⅵ`,Ⅶ-Ⅶ`을 따라 절단하여, 본 발명의 공정 순서에 따라 도시한 공정 단면도이다.5A through 5D are cross-sectional views taken along the lines VV ′, VIVVI, and VIII of FIG. 4, and according to the process sequence of the present invention.
도 5a에 도시한 바와 같이, 기판(100)상에 알루미늄(Al), 알루미늄 네오디뮴(AlNd)과 같은 알루미늄 합금, 크롬(Cr), 몰리브덴(Mo), 텅스텐(W)을 포함하는 도전성 금속그룹 중 선택된 하나를 증착하여, 게이트 전극(114)을 포함하는 게이트배선(112)과, 상기 게이트배선(112)과 평행하게 이격된 스토리지배선(116)을 형성한다.As shown in FIG. 5A, of a conductive metal group including aluminum alloys such as aluminum (Al) and aluminum neodymium (AlNd), chromium (Cr), molybdenum (Mo), and tungsten (W) on the substrate 100. The selected one is deposited to form a gate wiring 112 including the gate electrode 114 and a storage wiring 116 spaced in parallel with the gate wiring 112.
상기 스토리지 배선(116)의 상부와 하부로 동일 선상에 연장된 수직부를 구성한다. 상기 수직부는 단일 화소영역에서 일측과 타측에 위치하도록 구성하는데, 편의상 일측에 위치한 수직부를 제 1 수직부(도 4의 116a)라 하고, 타측에 위치한 수직부를 제 2 수직부(116b)라 한다.Upper and lower portions of the storage line 116 form vertical portions extending on the same line. The vertical part is configured to be positioned at one side and the other side in a single pixel area. For convenience, the vertical part located at one side is referred to as a first vertical part (116a in FIG. 4), and the vertical part located at the other side is referred to as a second vertical part 116b.
다음으로, 상기 게이트배선(112)과 스토리지배선(116)등이 포함된 기판(100)의 전면에 질화 실리콘(SiNX)과 산화 실리콘(SiO2)을 포함하는 무기절연물질 그룹중 선택된 하나를 증착하여 게이트 절연막(118)을 형성한다.Next, one selected from the group of inorganic insulating materials including silicon nitride (SiNX ) and silicon oxide (SiO2 ) on the front surface of the substrate 100 including the gate wiring 112 and the storage wiring 116. The vapor deposition is performed to form the gate insulating film 118.
다음으로, 상기 게이트 절연막(118) 상부에 비정질 실리콘(a-Si:H)과 불순물이 포함된 비정질 실리콘(n+a-Si:H)을 증착하고 패턴하여, 액티브층(120)과 오믹 콘택층(122)을 형성한다.Next, amorphous silicon (a-Si: H) and amorphous silicon (n + a-Si: H) including impurities are deposited on the gate insulating layer 118 and patterned to form an active layer 120 and an ohmic contact. Form layer 122.
상기 비정질 실리콘 층과 오믹 콘택층은 이후 공정에서 형성되는 데이터 배선 영역으로 연장 형성하는데, 편의상 두층을 합하여 반도체 라인(121)이라 한다.The amorphous silicon layer and the ohmic contact layer are formed to extend to a data wiring region formed in a subsequent process. For convenience, the two layers are collectively referred to as a semiconductor line 121.
상기 반도체 라인(121)은 이후 형성되는 데이터 배선의 부착특성을 개선하기 위한 목적으로 형성한다.The semiconductor line 121 is formed for the purpose of improving adhesion characteristics of data lines to be formed later.
도 5b에 도시한 바와 같이, 상기 액티브층(120)과 오믹 콘택층(122)과 반도체 라인(121)이 형성된 기판(100)의 전면에 전술한 바와 같은 도전성 금속그룹 중 선택된 하나를 증착하고 패턴하여, 상기 게이트배선(112)과 스토리지배선(116)과 교차하고 게이트 배선(112)과는 화소영역(P)을 정의하는 데이터배선(124)과, 상기 데이터배선(124)에서 돌출 형성되고 상기 액티브층(120)의 일 측 상부에 겹쳐 구성되는 소스 전극(126)과 이와는 소정간격 이격된 드레인 전극(128)을 형성한다.As shown in FIG. 5B, one of the conductive metal groups as described above is deposited on the entire surface of the substrate 100 on which the active layer 120, the ohmic contact layer 122, and the semiconductor line 121 are formed, and the pattern is deposited. The data line 124 intersects the gate line 112 and the storage line 116 and the gate line 112 defines a pixel area P, and protrudes from the data line 124. The source electrode 126 formed on the upper side of the active layer 120 and the drain electrode 128 spaced apart from the predetermined distance are formed.
동시에, 상기 스토리지 배선(116)의 상부에 스토리지 배선을 따라 아일랜드 형상으로 금속패턴(130)을 형성하고, 상기 금속패턴(130)과 드레인 전극(128)을 연결하는 연결부(132)를 형성한다.At the same time, the metal pattern 130 is formed in an island shape along the storage line on the storage line 116, and a connecting portion 132 connecting the metal pattern 130 and the drain electrode 128 is formed.
전술한 공정에서, 상기 소스 전극(126)과 드레인 전극(128)을 마스크로 하여 상기 두 전극 사이에 노출된 오믹 콘택층(122)을 식각하여 액티브층(120)을 노출한다.In the above-described process, the ohmic contact layer 122 exposed between the two electrodes is etched using the source electrode 126 and the drain electrode 128 as a mask to expose the active layer 120.
도 5c에 도시한 바와 같이, 상기 소스 및 드레인 전극(126,128)과 데이터 배선(124)이 형성된 기판(100)의 전면에 질화 실리콘(SiNx)과 산화 실리콘(SiO2)을 포함한 무기절연 물질 그룹 중 선택된 하나를 증착하여 보호막(134)을 형성한다.As shown in FIG. 5C, an inorganic insulating material group including silicon nitride (SiNx ) and silicon oxide (SiO2 ) on the entire surface of the substrate 100 on which the source and drain electrodes 126 and 128 and the data line 124 are formed. The protective film 134 is formed by depositing one selected from among them.
연속하여 상기 보호막(134)을 패턴하여, 상기 드레인 전극(128)의 일부를 노출하는 제 1 콘택홀(136)과, 상기 금속패턴(130)의 일부를 노출하는 제 2 콘택홀(138)과, 상기 스토리지 배선(116)의 제 1 수직(도 4의 116a)와 제 2 수직부(116b)를 노출하는 제 3 콘택홀(도 4의 140a)과 제 4 콘택홀(140b)을 형성한다.Patterning the passivation layer 134 in succession to form a first contact hole 136 exposing a part of the drain electrode 128, a second contact hole 138 exposing a part of the metal pattern 130, and The third contact hole (140a of FIG. 4) and the fourth contact hole 140b exposing the first vertical portion 116a and the second vertical portion 116b of the storage wiring 116 are formed.
도 5d에 도시한 바와 같이, 상기 보호막(134)이 형성된 기판(100)의 전면에 인듐-틴-옥사이드(ITO)와 인듐-징크-옥사이드(IZO)를 포함한 투명 도전성 금속 물질 그룹 중 선택된 하나를 증착하고 패턴하여, 드레인 전극(128)과 접촉하는 제 1 수평부(142a)와, 상기 제 1 수평부(142a)의 일 끝에서 상기 스토리지 배선(116)에 근접하는 위치로 수직하게 연장된 제 1 수직부(142b)와, 상기 제 1 수평부(142a)의 타 끝에서 상기 게이트 배선(112)의 상부까지 수직하게 연장된 제 2 수직부(142c)와, 상기 제 2 수직부(142c)에서 박막 트랜지스터(T) 방향으로 연장된 제 2 수평부(142d)와, 상기 제 2 수평부(142d)에서 스토리지 배선(116)에 근접한 위치로 수직하게 연장된 제 3 수직부(142e)로 구성된다.As shown in FIG. 5D, one selected from the group of transparent conductive metal materials including indium tin oxide (ITO) and indium zinc oxide (IZO) is formed on the entire surface of the substrate 100 on which the passivation layer 134 is formed. Deposited and patterned, the first horizontal portion 142a in contact with the drain electrode 128 and a first length extending vertically to a position proximate to the storage wiring 116 at one end of the first horizontal portion 142a. A first vertical portion 142b, a second vertical portion 142c extending vertically from the other end of the first horizontal portion 142a to an upper portion of the gate wiring 112, and the second vertical portion 142c The second horizontal portion 142d extending in the direction of the thin film transistor T, and the third vertical portion 142e extending vertically from the second horizontal portion 142d to a position close to the storage wiring 116. do.
상기 제 3 수직부(142e)는 상기 제 2 콘택홀(138)을 통해 하부의 금속패턴(130)과 연결한다.The third vertical portion 142e is connected to the lower metal pattern 130 through the second contact hole 138.
화소전극을 형성하는 동시에, 상기 화소전극(142)과 소정간격 이격하여 공통전극(146)을 형성하며, 상기 공통전극(146)은 상기 스토리지 배선(116)의 제 1 수직부(116a)와 평면적으로 겹쳐진 제 1 수직부(도 4의 146a)와, 상기 제 1 수직부(146a)에서 스토리지 배선(116)을 따라 소정 길이로 연장된 제 1 수평부(146b)와, 상기 화소전극(138)의 제 1 , 제 3 수직부(142b,142e)와 제 2 수직부(142c) 사이에 위치하여 평행하게 이격된 제 2 수직부(도 4의 146c)와, 상기 스토리지 배선의 제 2 수직부(116b)와 겹쳐 형성된 제 3 수직부(146d)로 구성된다.At the same time, the common electrode 146 is formed to be spaced apart from the pixel electrode 142 by a predetermined distance, and the common electrode 146 is planar with the first vertical portion 116a of the storage line 116. A first vertical portion 146a overlapped with each other, a first horizontal portion 146b extending from the first vertical portion 146a to a predetermined length along the storage wiring 116, and the pixel electrode 138. A second vertical portion (146c in FIG. 4) spaced in parallel and positioned between the first and third vertical portions 142b and 142e and the second vertical portion 142c of the second and second vertical portions of the storage wiring ( And a third vertical portion 146d formed to overlap with 116b).
이때, 상기 공통전극(146)의 제 1 수직부(146a)는 상기 제 3 콘택홀(도 4의 40a)을 통해 하부 스토리지 배선(116)의 제 1 수직부(도 4의 116a)와 연결하고, 상기 제 3 수직부(146d)는 제 4 콘택홀(140b)을 통해 하부 스토리지 배선의 제 2 수직부(116b)와 연결한다.In this case, the first vertical portion 146a of the common electrode 146 is connected to the first vertical portion 116a of the lower storage wiring 116 through the third contact hole 40a of FIG. 4. The third vertical portion 146d is connected to the second vertical portion 116b of the lower storage line through the fourth contact hole 140b.
전술한 구성에서, 상기 스토리지배선(116)의 제 1 수직부(도 4의 116a)와 공통전극의 제 1 수직부(도 4의 146a)를 각각 제 1 전극과 제 2 전극으로 하는 제 1 보조 용량부(도 4의 C1)와, 상기 스토리지 배선(116)과 금속패턴(130)을 제 1 전극과 제 2 전극으로 하는 제 2 보조 용량부(C2)와, 상기 스토리지 배선의 제 2 수직부(116b)와 공통전극의 제 3 수직부(146d)를 각각 제 1 전극과 제 2 전극으로 하는 제 3 보조 용량부(C3)와, 상기 게이트 배선(112)의 일부와, 상기 화소전극의 제 2 수평부(142d)를 각각 제 1 전극과 제 2 전극으로 하는 제 4 보조 용량부(C4)를 구성할 수 있다.In the above-described configuration, the first auxiliary part using the first vertical part (116a of FIG. 4) of the storage wiring 116 and the first vertical part (146a of FIG. 4) of the common electrode as the first electrode and the second electrode, respectively. 4, a second auxiliary capacitor C2 having the storage wiring 116 and the metal pattern 130 as first and second electrodes, and a second vertical portion of the storage wiring. A third storage capacitor C3 having 116b and a third vertical portion 146d of the common electrode as the first electrode and the second electrode, a part of the gate wiring 112, and a portion of the pixel electrode; The 4th storage capacitor | capacitor C4 which has 2 horizontal parts 142d as a 1st electrode and a 2nd electrode, respectively can be comprised.
상기 제 2 보조 용량부(C2)를 구성하는 제 2 전극인 금속패턴(130)과 상기화소전극의 제 3 수직부(142e)를 연결하는 것은, 상기 드레인 전극(128)과 금속패턴(130)을 연결하는 연결배선(132)이, 상기 하부의 스토리지 배선(116)의 측면 단차(K)에 의해 단선될 경우를 대비한 것이다.The connection between the metal pattern 130, which is the second electrode constituting the second storage capacitor C2, and the third vertical portion 142e of the pixel electrode, is the drain electrode 128 and the metal pattern 130. In this case, the connection wiring 132 for connecting the wires is disconnected by the side step difference K of the lower storage wiring 116.
상기 연결배선(132)이 단선되더라도, 상기 금속패턴(130)은 화소전극의 제 3 수직부(142e)를 통해 신호를 인가받을 수 있으므로 제 2 보조 용량부(C2)는 보조 용량부로서 기능을 계속 유지할 수 있다.Even when the connection line 132 is disconnected, the metal pattern 130 can receive a signal through the third vertical portion 142e of the pixel electrode, so the second storage capacitor C2 functions as a storage capacitor. You can keep it.
전술한 바와 같은 공정을 통해 본 발명에 따른 횡전계 방식 액정표시 장치용 어레이기판을 제작할 수 있다.Through the above process, the array substrate for the transverse electric field type liquid crystal display device according to the present invention can be manufactured.
따라서, 본 발명에 따른 횡전계 방식 액정표시장치용 어레이기판은 공통전극과 화소전극을 투명전극으로 구성하여 개구율을 개선함과 동시에, 화소영역을 가로지르는 스토리지 배선의 상부에 구성되는 보조 용량부의 불량을 사전에 방지 할 수 있기 때문에 충분한 보조 용량을 확보할 수 있어서 고개구율과 고 화질을 구현하는 횡전계 방식 액정표시장치를 제작할 수 있는 효과가 있다.Accordingly, in the array substrate for a transverse electric field type liquid crystal display device according to the present invention, the common electrode and the pixel electrode are composed of transparent electrodes to improve the aperture ratio, and at the same time, the storage capacitor portion formed over the storage wiring crossing the pixel region is defective. Since it can be prevented in advance, sufficient auxiliary capacity can be secured, so that a transverse electric field type liquid crystal display device can realize a high aperture ratio and high image quality.
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020010087526AKR100773876B1 (en) | 2001-12-28 | 2001-12-28 | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof |
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020010087526AKR100773876B1 (en) | 2001-12-28 | 2001-12-28 | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof |
| Publication Number | Publication Date |
|---|---|
| KR20030057149Atrue KR20030057149A (en) | 2003-07-04 |
| KR100773876B1 KR100773876B1 (en) | 2007-11-06 |
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020010087526AExpired - Fee RelatedKR100773876B1 (en) | 2001-12-28 | 2001-12-28 | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof |
| Country | Link |
|---|---|
| KR (1) | KR100773876B1 (en) |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7132688B2 (en) | 2003-11-04 | 2006-11-07 | Lg.Philips Lcd Co., Ltd. | Thin film transistor substrate using a horizontal electric field and fabricating method thereof |
| KR100958246B1 (en)* | 2003-11-26 | 2010-05-17 | 엘지디스플레이 주식회사 | Transverse electric field type liquid crystal display device and manufacturing method thereof |
| JP2023138640A (en)* | 2005-12-05 | 2023-10-02 | 株式会社半導体エネルギー研究所 | liquid crystal display device |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09211495A (en)* | 1996-01-31 | 1997-08-15 | Semiconductor Energy Lab Co Ltd | Active matrix type liquid crystal display device |
| KR100250795B1 (en)* | 1996-11-29 | 2000-04-01 | 김영환 | Liquid crystal display element and its manufacturing method |
| US6300926B1 (en)* | 1998-04-27 | 2001-10-09 | Hitachi, Ltd. | Active matrix type liquid crystal display |
| KR100311531B1 (en)* | 1998-11-11 | 2002-09-17 | 엘지.필립스 엘시디 주식회사 | In-plane switching mode liquid crystal display device and method of manufacturing thereof |
| KR100744955B1 (en)* | 2001-05-21 | 2007-08-02 | 엘지.필립스 엘시디 주식회사 | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7132688B2 (en) | 2003-11-04 | 2006-11-07 | Lg.Philips Lcd Co., Ltd. | Thin film transistor substrate using a horizontal electric field and fabricating method thereof |
| US7446337B2 (en) | 2003-11-04 | 2008-11-04 | Lg Display Co., Ltd. | Thin film transistor substrate using a horizontal electric field |
| KR100958246B1 (en)* | 2003-11-26 | 2010-05-17 | 엘지디스플레이 주식회사 | Transverse electric field type liquid crystal display device and manufacturing method thereof |
| JP2023138640A (en)* | 2005-12-05 | 2023-10-02 | 株式会社半導体エネルギー研究所 | liquid crystal display device |
| Publication number | Publication date |
|---|---|
| KR100773876B1 (en) | 2007-11-06 |
| Publication | Publication Date | Title |
|---|---|---|
| KR101246719B1 (en) | Array substrate for In-Plane switching mode LCD and the method for fabricating the same | |
| KR100829785B1 (en) | Transverse electric field type liquid crystal display device | |
| KR20020006748A (en) | Array substrate for Liquid crystal display and method for fabricating thereof | |
| KR20040031316A (en) | An array substrate for In-Plane switching mode LCD and the method for fabricating the same | |
| KR100801153B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100835974B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR20030057230A (en) | An array substrate for In-Plane switching mode LCD and the method for fabricating the same | |
| KR100835971B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR20070070725A (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR20010056591A (en) | Liquid crystal display and method for fabricating the same | |
| KR20030057029A (en) | An array substrate for In-Plane switching mode LCD and the method for fabricating the same | |
| KR100844003B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100773876B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100863727B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100913739B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100475837B1 (en) | The substrate for LCD with a repair line and method for fabricating the same | |
| KR101108004B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR101154243B1 (en) | An array substrate for In-Plane Switching mode LCD and method of fabricating of the same | |
| KR101267532B1 (en) | The Liquid Crystal Display Device of a storage on common type and the method for fabricating thereof | |
| KR101142886B1 (en) | An array substrate for IPS mode LCD and method of fabricating of the same | |
| KR100839836B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100835976B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100816365B1 (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR20070063967A (en) | Array board for transverse electric field type liquid crystal display device and manufacturing method thereof | |
| KR100455646B1 (en) | The array substrate for In-Plane switching mode LCD and method for fabricating the same |
| Date | Code | Title | Description |
|---|---|---|---|
| PA0109 | Patent application | St.27 status event code:A-0-1-A10-A12-nap-PA0109 | |
| PG1501 | Laying open of application | St.27 status event code:A-1-1-Q10-Q12-nap-PG1501 | |
| A201 | Request for examination | ||
| P11-X000 | Amendment of application requested | St.27 status event code:A-2-2-P10-P11-nap-X000 | |
| P13-X000 | Application amended | St.27 status event code:A-2-2-P10-P13-nap-X000 | |
| PA0201 | Request for examination | St.27 status event code:A-1-2-D10-D11-exm-PA0201 | |
| R17-X000 | Change to representative recorded | St.27 status event code:A-3-3-R10-R17-oth-X000 | |
| D13-X000 | Search requested | St.27 status event code:A-1-2-D10-D13-srh-X000 | |
| D14-X000 | Search report completed | St.27 status event code:A-1-2-D10-D14-srh-X000 | |
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration | St.27 status event code:A-1-2-D10-D22-exm-PE0701 | |
| GRNT | Written decision to grant | ||
| PR0701 | Registration of establishment | St.27 status event code:A-2-4-F10-F11-exm-PR0701 | |
| PR1002 | Payment of registration fee | St.27 status event code:A-2-2-U10-U11-oth-PR1002 Fee payment year number:1 | |
| PG1601 | Publication of registration | St.27 status event code:A-4-4-Q10-Q13-nap-PG1601 | |
| PN2301 | Change of applicant | St.27 status event code:A-5-5-R10-R13-asn-PN2301 St.27 status event code:A-5-5-R10-R11-asn-PN2301 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:4 | |
| R18-X000 | Changes to party contact information recorded | St.27 status event code:A-5-5-R10-R18-oth-X000 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:5 | |
| R18-X000 | Changes to party contact information recorded | St.27 status event code:A-5-5-R10-R18-oth-X000 | |
| R18-X000 | Changes to party contact information recorded | St.27 status event code:A-5-5-R10-R18-oth-X000 | |
| FPAY | Annual fee payment | Payment date:20120928 Year of fee payment:6 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:6 | |
| FPAY | Annual fee payment | Payment date:20130930 Year of fee payment:7 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:7 | |
| FPAY | Annual fee payment | Payment date:20140918 Year of fee payment:8 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:8 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:9 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:10 | |
| P22-X000 | Classification modified | St.27 status event code:A-4-4-P10-P22-nap-X000 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:11 | |
| FPAY | Annual fee payment | Payment date:20180917 Year of fee payment:12 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:12 | |
| FPAY | Annual fee payment | Payment date:20190917 Year of fee payment:13 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:13 | |
| PC1903 | Unpaid annual fee | St.27 status event code:A-4-4-U10-U13-oth-PC1903 Not in force date:20201101 Payment event data comment text:Termination Category : DEFAULT_OF_REGISTRATION_FEE | |
| PC1903 | Unpaid annual fee | St.27 status event code:N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text:Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date:20201101 | |
| P22-X000 | Classification modified | St.27 status event code:A-4-4-P10-P22-nap-X000 |