Movatterモバイル変換


[0]ホーム

URL:


KR100444175B1 - ball grid array of stack chip package - Google Patents

ball grid array of stack chip package
Download PDF

Info

Publication number
KR100444175B1
KR100444175B1KR10-2001-0087590AKR20010087590AKR100444175B1KR 100444175 B1KR100444175 B1KR 100444175B1KR 20010087590 AKR20010087590 AKR 20010087590AKR 100444175 B1KR100444175 B1KR 100444175B1
Authority
KR
South Korea
Prior art keywords
circuit board
semiconductor chip
semiconductor
outside
grid array
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR10-2001-0087590A
Other languages
Korean (ko)
Other versions
KR20030057201A (en
Inventor
임강환
박계찬
Original Assignee
동부전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동부전자 주식회사filedCritical동부전자 주식회사
Priority to KR10-2001-0087590ApriorityCriticalpatent/KR100444175B1/en
Publication of KR20030057201ApublicationCriticalpatent/KR20030057201A/en
Application grantedgrantedCritical
Publication of KR100444175B1publicationCriticalpatent/KR100444175B1/en
Anticipated expirationlegal-statusCritical
Expired - Fee Relatedlegal-statusCriticalCurrent

Links

Classifications

Landscapes

Abstract

Translated fromKorean

본 발명은 크기가 같거나 서로 다른 크기를 갖는 하나 이상의 반도체 칩을 하나의 회로기판 상에 탑재할 수 있도록 회로기판의 중앙에 계단형태를 갖는 요철부를 두어 탑재하고, 칩들 가운데 상부 칩은 와이어를 통해, 하부 칩은 범프를 통해 기판에 형성된 솔더볼과 연결되고, 탑재된 반도체 칩의 전기적인 신호가 회로기판의 외부와 상호 전달될 수 있도록 와이어 및 범프와 연결되는 솔더볼들을 서로 다른 위치에서 본딩될 수 있도록 함으로서, 크기가 다른 반도체 칩이라 하더라도 하나의 회로기판에 탑재할 수 있게 되므로 원가 절감 및 작업시간을 단축시킬 수 있는 효과가 있는 볼그리드 어레이 적층칩 패키지에 관한 것이다.According to the present invention, one or more semiconductor chips having the same size or different sizes can be mounted on a single circuit board with a concave-convex portion having a step shape in the center of the circuit board, and the upper chip among the chips is connected through a wire. The lower chip is connected to the solder balls formed on the substrate through the bumps, and the solder balls connected to the wires and the bumps can be bonded at different positions so that electrical signals of the mounted semiconductor chips can be transferred to the outside of the circuit board. Therefore, since the semiconductor chips of different sizes can be mounted on a single circuit board, the present invention relates to a ball grid array stacked chip package having an effect of reducing cost and working time.

Description

Translated fromKorean
볼그리드 어레이 적층칩 패키지{ball grid array of stack chip package}Ball grid array of stack chip package

본 발명은 볼그리드 어레이 적층칩 패키지에 관한 것으로서, 더 자세하게는 크기가 같거나 서로 다른 크기를 갖는 하나 이상의 반도체 칩을 하나의 회로기판상에 탑재할 수 있도록 회로기판의 중앙에 계단형태를 갖는 요철부를 두어 탑재하고 이 탑재된 반도체 칩의 전기적인 신호가 회로기판의 외부와 상호 전달될 수 있도록 솔더볼을 서로 다른 위치에서 본딩될 수 있도록 함으로서, 크기가 다른 반도체 칩이라 하더라도 하나의 회로기판에 탑재할 수 있게 되므로 원가 절감 및 작업시간을 단축시킬 수 있는 볼그리드 어레이 적층칩 패키지에 관한 것이다.The present invention relates to a ball grid array stacked chip package, and more particularly, a stepped concave-convex shape in the center of the circuit board to mount one or more semiconductor chips having the same size or different sizes on one circuit board. The solder balls can be bonded at different positions so that the electrical signals of the mounted semiconductor chips can be mutually transferred to the outside of the circuit board, so that even semiconductor chips of different sizes can be mounted on one circuit board. The present invention relates to a ball grid array multilayer chip package that can reduce costs and reduce work time.

일반적인 볼그리드어레이(ball grid array) 또는 핀그리드어레이(pin grid array) 등의 반도체 패키지 제조 과정은 웨이퍼(wafer)상에 다수 형성되어 있는 반도체 칩을 낱개로 자르고 검사하는 소잉(sawing) 단계와, 접착제를 이용하여 인쇄회로기판 등에 상기 반도체 칩을 접착하는 반도체 칩 부착 단계와, 상기의 자재를 히터 블록(heater block)상에 안치시킨 후 도전성 와이어(wire)를 이용하여 반도체 칩의 입/출력 패드와 인쇄회로기판의 본드핑거 끝단을 연결하는 와이어 본딩(wire bonding) 단계와, 상기 와이어 본딩이 끝난 반도체 칩, 도전성 와이어 등에 봉지재를 이용하여 외부 환경으로부터 보호하고, 전기적으로 절연하며, 반도체 칩의 작동시 발생되는 열을 효과적으로 방출하고, 마더보드(mother board)에 용이한 실장을 위하여 일정한 모양으로 성형하는 몰딩(molding) 단계 등으로 이루어진다.The process of manufacturing a semiconductor package, such as a general ball grid array or pin grid array, includes a sawing step of cutting and inspecting a plurality of semiconductor chips formed on a wafer individually. A semiconductor chip attaching step of adhering the semiconductor chip to a printed circuit board using an adhesive, and placing the material on a heater block, and then using the conductive wire (wire) input / output pad of the semiconductor chip And a wire bonding step of connecting the ends of the bond fingers of the printed circuit board, and using an encapsulant such as the wire-bonded semiconductor chip and the conductive wire to protect from the external environment and electrically insulate the semiconductor chip. Molding that effectively releases heat generated during operation and molds to a certain shape for easy mounting on a motherboard It consists of steps and the like.

여기서 상기 봉지재를 이용한 몰딩 방법은 반도체 패키지 제조 단계의 핵심이라고도 볼 수 있으며, 다른 어떠한 가공법보다 간편하고 생산성이 높아 오늘날 반도체 몰딩 공정에 가장 많이 사용되고 있는 방법이다. 상기 봉지재는 보통 에폭시 몰딩 컴파운드(epoxy molding compound)를 이용하는데 이는 세라믹(ceramic)과 비교해서 열안정성이나 신뢰성면에서는 열등하지만 가격이 저렴하고 생산성이 월등히 높기 때문에 오늘날 반도체 패키지에 사용되는 대부분의 봉지재는 상기 에폭시 몰딩 컴파운드이다.Here, the molding method using the encapsulant may be regarded as the core of the semiconductor package manufacturing step. The molding method using the encapsulant is the most commonly used in the semiconductor molding process because it is simpler and more productive than any other processing method. The encapsulant usually uses an epoxy molding compound, which is inferior in terms of thermal stability and reliability compared to ceramic, but is inexpensive and highly productive, so most encapsulants used in semiconductor packages today are The epoxy molding compound.

이러한 비지에이(BGA)패키지의 종래 기술을 도면을 첨부하여 설명하면 도 1은 종래의 BGA 패키지의 단면도이다.Referring to the prior art of such a BGA package with the accompanying drawings, Figure 1 is a cross-sectional view of a conventional BGA package.

도 1에서 보듯이 통상적인 종래의 BGA 반도체 패키지는 먼저, 반도체 칩(4)을 중심으로, 상기 반도체 칩(4)의 상면에는 아래부분에 미세한 회로패턴이 형성된 회로기판(1)이 형성되어 있다. 상기 회로기판(1)의 회로패턴은 통상적인 구리(cu)박막이다.As shown in FIG. 1, in a conventional BGA semiconductor package, a circuit board 1 having a fine circuit pattern formed on a lower portion of a semiconductor chip 4 is formed on the upper surface of the semiconductor chip 4. . The circuit pattern of the circuit board 1 is a conventional copper (cu) thin film.

상기 회로기판(1)은 미세한 회로패턴의 전기적인 신호를 외부와 상호 전달될 수 있도록 다수의 솔더볼(3)이 연결되어 있다.The circuit board 1 has a plurality of solder balls 3 connected to each other so that an electrical signal of a fine circuit pattern can be transmitted to the outside.

또한, 상기 회로기판(1)은 회로패턴과 반도체 칩(4)간에 전기적인 신호를 상호 전달할 수 있도록 와이어(6)가 연결되어 있으며, 특히 회로기판(1)은 반도체 칩(4)이 원할하게 탑재될 수 있도록 반도체 칩(4)과 회로기판(1)간에는 얇은 막의 엑폭시(7)를 형성시키고 반도체 칩(4)이 외부에 들어나지 않도록 봉지재(5)를 충진시켜 덮어 씌워져 있다.In addition, the circuit board 1 is connected to the wire 6 so as to transfer an electrical signal between the circuit pattern and the semiconductor chip 4, in particular, the circuit board 1 is a semiconductor chip (4) smoothly A thin film of epoxy 7 is formed between the semiconductor chip 4 and the circuit board 1 so as to be mounted thereon, and the encapsulant 5 is filled and covered so that the semiconductor chip 4 does not enter the outside.

그러나, 이러한 종래의 BGA반도체 패키지는 크기가 다른 반도체 칩을 적층할 수 없으며 또한 솔더볼 역시 동일한 일방향에서만 제작가능하게 되므로 다양한 크기를 갖는 반도체 칩을 동시에 적층할 수 없는 등의 문제점을 가지고 있다.However, such a conventional BGA semiconductor package cannot stack semiconductor chips of different sizes, and also solder balls can be manufactured only in one direction, and thus, they cannot stack semiconductor chips having various sizes at the same time.

본 발명은 이와 같은 종래의 제반 문제점을 해결하기 위기 위한 것으로서 그목적은 크기가 같거나 서로 다른 크기를 갖는 하나 이상의 반도체 칩을 하나의 회로기판 상에 탑재할 수 있도록 회로기판의 중앙에 계단형태를 갖는 요철부를 두어 탑재하고 이 탑재된 반도체 칩의 전기적인 신호가 회로기판의 외부와 상호 전달될 수 있도록 솔더볼을 서로 다른 위치에서 본딩될 수 있도록 함으로서, 크기가 다른 반도체 칩이라 하더라도 하나의 회로기판에 탑재할 수 있게 되므로 원가 절감 및 작업시간을 단축시킬 수 있도록 하는 데 있다.SUMMARY OF THE INVENTION The present invention is intended to solve such problems in the related art, and its purpose is to provide a stepped shape in the center of the circuit board so that one or more semiconductor chips having the same size or different sizes can be mounted on one circuit board. It is possible to bond solder balls at different positions so that the electrical signals of the mounted semiconductor chips can be mutually transferred to the outside of the circuit board. Since it can be mounted, it is possible to reduce costs and shorten working time.

도 1은 종래의 볼그리드 어레이 반도체 칩 패키지이다.1 is a conventional ball grid array semiconductor chip package.

도 2a는 본 발명의 실시예에 따른 볼그리드 어레이 적층칩 패키지의 단면 구성도이다.2A is a cross-sectional view of a ball grid array multilayer chip package according to an exemplary embodiment of the present invention.

도 2b는 본 발명의 또 다른 실시예에 따른 볼그리드 어레이 적층칩 패키지의 단면 구성도이다.Figure 2b is a cross-sectional view of a ball grid array stacked chip package according to another embodiment of the present invention.

도 2c는 본 발명의 실시예에 따른 볼그리드 어레이 적층칩 패키지의 저면도이다.Figure 2c is a bottom view of a ball grid array stacked chip package according to an embodiment of the present invention.

-도면의 주요부분에 대한 부호설명-Code descriptions for the main parts of the drawings

1,10;회로기판 3,22,32;솔더볼1,10; circuit board 3,22, 32; solder ball

4,20,30;반도체 칩 5,50;봉지재4,20,30; Semiconductor chip 5,50; Encapsulant

6,31;와이어 7;엑폭시6,31; wire 7; epoxy

11;요철부 21;범프11; uneven part 21; bump

이하, 이 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 이 발명의 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명하기로 한다. 이 발명의 목적, 작용, 효과를 포함하여 기타 다른 목적들, 특징점들, 그리고 동작상의 이점들이 바람직한 실시예의 설명에 의해 보다 명확해질 것이다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, the present invention will be described in detail with reference to the accompanying drawings in order to describe in detail enough to enable those skilled in the art to easily carry out the present invention. . Other objects, features, and operational advantages, including the object, operation, and effect of the present invention will become more apparent from the description of the preferred embodiment.

참고로, 여기에서 개시되는 실시예는 여러가지 실시가능한 예중에서 당업자의 이해를 돕기 위하여 가장 바람직한 예를 선정하여 제시한 것일 뿐, 이 발명의 기술적 사상이 반드시 이 실시예에만 의해서 한정되거나 제한되는 것은 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 다양한 변화와 변경이 가능함은 물론, 균등한 타의 실시예가 가능함을 밝혀 둔다.For reference, the embodiments disclosed herein are only presented by selecting the most preferred examples to help those skilled in the art from the various possible examples, the technical spirit of the present invention is not necessarily limited or limited only to this embodiment. However, various changes and modifications are possible within the scope without departing from the technical spirit of the present invention, as well as other equivalent embodiments.

본 발명은 다양한 크기의 반도체 칩을 동시에 탑재할 수 있는 반도체 패키지에 관한 것으로서, 도 2a 내지 도 2c에서 보는 바와 같이 미세한 회로 패턴이 형성되며 내측에 여러 계단형태로 하향 절곡되어 형성된 요철부(11)를 갖는회로기판(10)과, 상기 회로기판(10)의 요철부(11)에 탑재되어 전기적인 신호를 상호 전달할 수 있도록 크기가 서로 같거나 다른 반도체 칩(20)(30)과, 상기 회로기판(10)의 요철부(11) 아래에 적재되는 작은 크기의 반도체 칩(20)의 전기적인 신호가 외부와 연결될 수 있도록 상기 반도체 칩(20) 저면에 형성되는 범프(21)와, 상기 회로기판(10)의 요철부(11) 위래에 적재되는 크기가 큰 반도체 칩(30)의 전기적인 신호가 외부와 연결될 수 있도록 상기 반도체 칩(30)의 위에 본딩되는 와이어(31)와, 상기 반도체 칩(30)이 외부에 드러나지 않도록 충진하여 밀봉하는 수지봉지재(50)와, 상기 회로기판(10)의 저면에 형성되어 각각의 반도체 칩(20)(30)의 전기적인 신호가 외부와 상호 전달될 수 있도록 서로 다른 위치에 본딩되는 솔더볼(22)(32)이 연결되어 이루어진 구성을 갖는다.The present invention relates to a semiconductor package capable of simultaneously mounting semiconductor chips of various sizes, as shown in FIGS. 2A to 2C. A fine circuit pattern is formed and the concave-convex portions 11 are bent downward in various staircase shapes. A circuit board 10 having a semiconductor chip, and semiconductor chips 20 and 30 having the same or different sizes so as to be mounted on the uneven portion 11 of the circuit board 10 so as to transfer electrical signals to each other, and the circuit A bump 21 formed on a bottom surface of the semiconductor chip 20 so that an electrical signal of the semiconductor chip 20 of a small size loaded under the uneven portion 11 of the substrate 10 can be connected to the outside, and the circuit A wire 31 bonded on the semiconductor chip 30 so that an electrical signal of a large semiconductor chip 30 loaded on the uneven portion 11 of the substrate 10 can be connected to the outside, and the semiconductor Charge the chip 30 so that it is not exposed to the outside The resin encapsulation member 50 is formed to be thickly sealed, and is formed on the bottom surface of the circuit board 10 and bonded at different positions so that electrical signals of the respective semiconductor chips 20 and 30 can be transmitted to the outside. The solder balls 22 and 32 are connected to each other.

이와 같이 구성되는 본 발명의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effects of the present invention configured as described in detail as follows.

본 발명은 다양한 크기의 반도체 칩을 동시에 탑재할 수 있는 반도체 패키지에 관한 것으로서, 도 2a 내지 도 2c에서 보는 바와 같이 서로 다른 크기의 반도체 칩을 회로기판(10)에 탑재할 수 있는 반도체 패키지이다.The present invention relates to a semiconductor package capable of simultaneously mounting various sizes of semiconductor chips, as shown in Figures 2a to 2c is a semiconductor package that can be mounted on the circuit board 10 of the semiconductor chips of different sizes.

회로기판(10)은 크기가 같거나 다른 반도체 칩(20)(30)을 탑재할 수 있도록 중앙에 계단형태로 하향 절곡 형성된 요철부(11)를 두고 있다.The circuit board 10 has a concave-convex portion 11 that is bent downward in a step shape in the center to mount the semiconductor chips 20 and 30 having the same or different sizes.

이 요철부(11)는 아래에는 크기가 작은 반도체 칩(20)을 탑재하고 위에는 크기가 큰 반도체 칩(300을 탑재하게 된다.The uneven portion 11 mounts a small semiconductor chip 20 below and a large semiconductor chip 300 above.

먼저 요철부(11)는 크기가 작은 반도체 칩(20)을 탑재하게 되는데, 이때 반도체 칩(20)의 저면에 범프(21)를 연결하여 회로기판(10)의 솔더볼(22)과 연결될수 있도록 한다.First, the uneven portion 11 mounts the semiconductor chip 20 having a small size. At this time, the bump 21 is connected to the bottom surface of the semiconductor chip 20 so that the convex portion 11 can be connected to the solder balls 22 of the circuit board 10. do.

또한 요철부(11)는 크기가 작은 반도체 칩(20)을 탑재하고 다음에 큰 반도체 칩(30)을 탑재하기 위해 엑폭시를 몰딩시킨 후에 큰 반도체 칩(30)을 탑재하게 된다.In addition, the uneven portion 11 mounts the small semiconductor chip 20 and then mounts the large semiconductor chip 30 after molding the epoxy to mount the large semiconductor chip 30.

한편, 회로기판(10)의 요철부(11)는 큰 반도체 칩(30)을 이미 탑재된 작은 반도체 칩(20) 위에 올려 놓은 후 와이어(31)를 본딩하여 큰 반도체 칩(30)의 전기적인 신호와 회로기판(10) 간에 전기적인 신호가 상호 전달될 수 있도록 한다.Meanwhile, the uneven portion 11 of the circuit board 10 places the large semiconductor chip 30 on the already mounted small semiconductor chip 20 and then bonds the wire 31 to electrically connect the large semiconductor chip 30. Electrical signals can be transferred between the signal and the circuit board 10.

이때 회로기판(10)은 큰 반도체 칩(30)이 외부에 전달될 수 있도록 이미 본딩된 솔더볼(22)의 위치와 다른 위치에 솔더볼(32)을 본딩하여 큰 반도체 칩(30)과 솔더볼(32) 간에 전기적인 신호가 상호 전달될 수 있도록 하는 것이다.In this case, the circuit board 10 bonds the solder ball 32 to a position different from the position of the solder ball 22 that is already bonded so that the large semiconductor chip 30 can be transferred to the outside, thereby the large semiconductor chip 30 and the solder ball 32. This is to allow electrical signals to be transferred to each other.

이와 같이 작용하는 본 발명은 크기가 같거나 서로 다른 크기를 갖는 하나 이상의 반도체 칩을 하나의 회로기판 상에 탑재할 수 있도록 회로기판의 중앙에 계단형태를 갖는 요철부를 두어 탑재하고 이 탑재된 반도체 칩의 전기적인 신호가 회로기판의 외부와 상호 전달될 수 있도록 솔더볼을 서로 다른 위치에서 본딩될 수 있도록 함으로서, 크기가 다른 반도체 칩이라 하더라도 하나의 회로기판에 탑재할 수 있게 되므로 원가 절감 및 작업시간을 단축시킬 수 있는 효과를 갖는다.According to the present invention, one or more semiconductor chips having the same size or different sizes can be mounted on one circuit board, and the uneven parts having a step shape are mounted in the center of the circuit board. Solder balls can be bonded at different positions to allow electrical signals to be transferred to and from the outside of the circuit board, so that even semiconductor chips of different sizes can be mounted on one circuit board, thereby reducing cost and work time. It has an effect that can be shortened.

Claims (3)

Translated fromKorean
회로기판 상에 반도체 칩이 탑재되어 수지봉지재로 밀봉되어 있는 반도체 패키지에 있어서,In a semiconductor package in which a semiconductor chip is mounted on a circuit board and sealed with a resin encapsulant,상기 회로기판(10)의 중앙에 내측으로 여러 계단형태로 하향 절곡되어 형성된 요철부(11)와, 상기 회로기판(10)의 요철부(11)에 탑재되어 전기적인 신호를 상호 전달할 수 있도록 크기가 서로 같거나 다른 크기를 갖으며 상하로 적재되는 하나 이상의 반도체 칩(20)(30)이 연결되어 이루어지고,The concave-convex portion 11 formed by bending downward inwards in a plurality of steps in the center of the circuit board 10 and the concave-convex portion 11 of the circuit board 10 are sized to transfer electrical signals to each other. Are made of one or more semiconductor chips 20 and 30 connected to each other having the same or different size and stacked vertically,상기 회로기판(10)의 요철부(11) 아래에 적재된 반도체 칩(20)은 전기적인 신호가 외부와 연결될 수 있도록 상기 반도체 칩(20) 저면에 형성되는 범프(21)와, 상기 회로기판(10)의 저면에 형성되어 상기 반도체 칩(20)의 전기적인 신호가 외부와 상호 전달될 수 있도록 서로 다른 위치에 본딩되는 솔더볼(22)이 연결되어 이루어지며,The semiconductor chip 20 mounted under the uneven portion 11 of the circuit board 10 includes bumps 21 formed on the bottom surface of the semiconductor chip 20 so that electrical signals can be connected to the outside, and the circuit board Is formed on the bottom of the (10) is connected to the solder ball 22 is bonded to different locations so that the electrical signal of the semiconductor chip 20 can be mutually transferred to the outside,상기 회로기판(10)의 요철부(11) 위에 적재되는 반도체 칩(30)의 전기적인 신호가 외부와 연결될 수 있도록 상기 반도체 칩(30)의 위에 본딩되는 와이어(31)와, 상기 회로기판(10)의 저면에 형성되어 상기 반도체 칩(30)의 전기적인 신호가 외부와 상호 전달될 수 있도록 본딩되는 솔더볼(32)이 연결되어 이루어진 볼그리드 어레이 적층칩 패키지.A wire 31 bonded on the semiconductor chip 30 so that an electrical signal of the semiconductor chip 30 loaded on the uneven portion 11 of the circuit board 10 can be connected to the outside, and the circuit board ( The ball grid array stacked chip package is formed on the bottom of the 10) is connected to the solder ball 32 is bonded so that the electrical signal of the semiconductor chip 30 can be transferred to the outside.(삭제)(delete)(삭제)(delete)
KR10-2001-0087590A2001-12-282001-12-28ball grid array of stack chip packageExpired - Fee RelatedKR100444175B1 (en)

Priority Applications (1)

Application NumberPriority DateFiling DateTitle
KR10-2001-0087590AKR100444175B1 (en)2001-12-282001-12-28ball grid array of stack chip package

Applications Claiming Priority (1)

Application NumberPriority DateFiling DateTitle
KR10-2001-0087590AKR100444175B1 (en)2001-12-282001-12-28ball grid array of stack chip package

Publications (2)

Publication NumberPublication Date
KR20030057201A KR20030057201A (en)2003-07-04
KR100444175B1true KR100444175B1 (en)2004-08-11

Family

ID=32215317

Family Applications (1)

Application NumberTitlePriority DateFiling Date
KR10-2001-0087590AExpired - Fee RelatedKR100444175B1 (en)2001-12-282001-12-28ball grid array of stack chip package

Country Status (1)

CountryLink
KR (1)KR100444175B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication numberPriority datePublication dateAssigneeTitle
KR100992450B1 (en)*2008-08-212010-11-08엘지이노텍 주식회사 Multilayer chip package

Citations (4)

* Cited by examiner, † Cited by third party
Publication numberPriority datePublication dateAssigneeTitle
US5646828A (en)*1995-02-241997-07-08Lucent Technologies Inc.Thin packaging of multi-chip modules with enhanced thermal/power management
KR970053783A (en)*1995-12-301997-07-31황인길 BGA Semiconductor Package
JPH1154648A (en)*1997-08-071999-02-26Hitachi Ltd Semiconductor device and manufacturing method thereof
KR20010028992A (en)*1999-09-282001-04-06마이클 디. 오브라이언Semiconductor package amd method of manufacturing the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication numberPriority datePublication dateAssigneeTitle
US5646828A (en)*1995-02-241997-07-08Lucent Technologies Inc.Thin packaging of multi-chip modules with enhanced thermal/power management
KR970053783A (en)*1995-12-301997-07-31황인길 BGA Semiconductor Package
KR100331067B1 (en)*1995-12-302002-08-08앰코 테크놀로지 코리아 주식회사Ball grid array semiconductor package
JPH1154648A (en)*1997-08-071999-02-26Hitachi Ltd Semiconductor device and manufacturing method thereof
KR20010028992A (en)*1999-09-282001-04-06마이클 디. 오브라이언Semiconductor package amd method of manufacturing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication numberPriority datePublication dateAssigneeTitle
KR100992450B1 (en)*2008-08-212010-11-08엘지이노텍 주식회사 Multilayer chip package

Also Published As

Publication numberPublication date
KR20030057201A (en)2003-07-04

Similar Documents

PublicationPublication DateTitle
US6781242B1 (en)Thin ball grid array package
US6800948B1 (en)Ball grid array package
US5684330A (en)Chip-sized package having metal circuit substrate
US6599779B2 (en)PBGA substrate for anchoring heat sink
USRE42653E1 (en)Semiconductor package with heat dissipating structure
US7820480B2 (en)Lead frame routed chip pads for semiconductor packages
JP2002252303A (en)Flip-chip semiconductor device for molded chip-scale package, and assembling method therefor
JP2002170918A (en)Semiconductor device and its manufacturing method
US20040188818A1 (en)Multi-chips module package
US7361995B2 (en)Molded high density electronic packaging structure for high performance applications
US6650015B2 (en)Cavity-down ball grid array package with semiconductor chip solder ball
CN115116860A (en)Chip packaging method and chip
JPH0855875A (en) Semiconductor device
JP2000349228A (en) Stacked semiconductor package
KR100444175B1 (en)ball grid array of stack chip package
KR100260996B1 (en)Array type semiconductor package using a lead frame and its manufacturing method
TWI838125B (en)Semiconductor package and manufacturing method thereof
KR102233649B1 (en)Stacked semiconductor package and manufacturing method of the same
US6541844B2 (en)Semiconductor device having substrate with die-bonding area and wire-bonding areas
KR100520443B1 (en) Chip scale package and its manufacturing method
KR100708052B1 (en) Semiconductor Package
KR100419950B1 (en)manufacturing method of ball grid array semiconductor package using a flexible circuit board
KR100788340B1 (en) Semiconductor package
KR100708050B1 (en) Semiconductor Package
KR19990056764A (en) Ball grid array package

Legal Events

DateCodeTitleDescription
A201Request for examination
PA0109Patent application

St.27 status event code:A-0-1-A10-A12-nap-PA0109

PA0201Request for examination

St.27 status event code:A-1-2-D10-D11-exm-PA0201

PG1501Laying open of application

St.27 status event code:A-1-1-Q10-Q12-nap-PG1501

D13-X000Search requested

St.27 status event code:A-1-2-D10-D13-srh-X000

D14-X000Search report completed

St.27 status event code:A-1-2-D10-D14-srh-X000

E902Notification of reason for refusal
PE0902Notice of grounds for rejection

St.27 status event code:A-1-2-D10-D21-exm-PE0902

P11-X000Amendment of application requested

St.27 status event code:A-2-2-P10-P11-nap-X000

P13-X000Application amended

St.27 status event code:A-2-2-P10-P13-nap-X000

E701Decision to grant or registration of patent right
PE0701Decision of registration

St.27 status event code:A-1-2-D10-D22-exm-PE0701

GRNTWritten decision to grant
PR0701Registration of establishment

St.27 status event code:A-2-4-F10-F11-exm-PR0701

PR1002Payment of registration fee

St.27 status event code:A-2-2-U10-U11-oth-PR1002

Fee payment year number:1

PG1601Publication of registration

St.27 status event code:A-4-4-Q10-Q13-nap-PG1601

R18-X000Changes to party contact information recorded

St.27 status event code:A-5-5-R10-R18-oth-X000

PN2301Change of applicant

St.27 status event code:A-5-5-R10-R11-asn-PN2301

PN2301Change of applicant

St.27 status event code:A-5-5-R10-R14-asn-PN2301

PR1001Payment of annual fee

St.27 status event code:A-4-4-U10-U11-oth-PR1001

Fee payment year number:4

PR1001Payment of annual fee

St.27 status event code:A-4-4-U10-U11-oth-PR1001

Fee payment year number:5

PR1001Payment of annual fee

St.27 status event code:A-4-4-U10-U11-oth-PR1001

Fee payment year number:6

PR1001Payment of annual fee

St.27 status event code:A-4-4-U10-U11-oth-PR1001

Fee payment year number:7

FPAYAnnual fee payment

Payment date:20110719

Year of fee payment:8

PR1001Payment of annual fee

St.27 status event code:A-4-4-U10-U11-oth-PR1001

Fee payment year number:8

FPAYAnnual fee payment

Payment date:20120726

Year of fee payment:9

PR1001Payment of annual fee

St.27 status event code:A-4-4-U10-U11-oth-PR1001

Fee payment year number:9

LAPSLapse due to unpaid annual fee
PC1903Unpaid annual fee

St.27 status event code:A-4-4-U10-U13-oth-PC1903

Not in force date:20130803

Payment event data comment text:Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903Unpaid annual fee

St.27 status event code:N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text:Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date:20130803

P22-X000Classification modified

St.27 status event code:A-4-4-P10-P22-nap-X000


[8]ページ先頭

©2009-2025 Movatter.jp