본 발명은 다중화면 텔레비젼수상기에 있어서, 위성방송신호를 수신하는 디비에스(DBS) 수신기 내장형 텔레비젼수상기에 있어서 하나의 주화면과 다수의 부화면을 동시에 디스플레이하는 기술에 관한 것으로, 특히 4:3화면비를 갖는 모니터에서 주화면을 16:9화면으로 디스플레이하고, 부화면을 4:3 또는 16:9화면으로 디스플레이하는데 적당하도록한 텔레비젼수상기의 피오피(Picture Out Picture) 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a technology for simultaneously displaying one main screen and a plurality of sub-screens in a television receiver with a built-in DBS receiver that receives satellite broadcast signals. The present invention relates to a PIO (Picture Out Picture) circuit of a television receiver adapted to display a main screen on a 16: 9 screen and a sub screen on a 4: 3 or 16: 9 screen on a monitor having
일반적인 텔레비젼수상기의 피오피 작용을 제1도의 (가) 및 (나)를 참조하여 설명하면 다음과 같다.Referring to Fig. 1 (a) and (b) in Fig. 1, the operation of the general television receiver is as follows.
화면의 가로대 세로비율이 4:3인 영상신호를 16:9용 모니터에 디스플레이하면 화면의 양측에 빈 공간이 발생되는데, 이 화면을 좌측 또는 우측으로 이동시키면 일측에 공간이 생기며, 이 공간을 상측으로 부터 3등분하여 여기에 축소된 부화면용 4:3영상신호를 각각 디스플레이할 수 있게 된다.Displaying a video signal with a 4: 3 aspect ratio on a 16: 9 monitor creates empty space on both sides of the screen. Moving this screen to the left or right creates space on one side. It is possible to display the 4: 3 video signal for the sub-screen reduced by dividing it into 3 parts from.
이를 위하여 통상적으로, 피아이피(Picture In Picture) 집적소자와 별도의 튜너를 이용하여 2개의 부화면에는 정지화면을 디스플레이하고 나머지 하나의 부화면에는 스캔용 화면이 디스플레이하게 되는데, 이때, 주화면과의 수평 다중방식을 이용하여 수평 시간축의 3/4을 주화면에, 나머지 1/4을 부화면에 할당하여 하나의 수평라인을 구성한다. 즉, 주화면과 부화면의 수평 다중화방식을 이용하여 제1도의(가)와 같이 주화면을 좌측에, 3개의 부화면을 우측에 디스플레이하거나 제1도의 (나)와 같이 주화면을 우측에, 3개의 부화면을 좌측에 디스플레이하게 된다.To this end, a still picture is displayed on two sub-screens and a scanning screen is displayed on the other sub-screen using a picture in picture integrated device and a separate tuner. The horizontal multiple method is used to configure one horizontal line by allocating 3/4 of the horizontal time base to the main screen and the remaining 1/4 to the subscreen. That is, by using the horizontal multiplexing method of the main screen and the sub-screen, the main screen is displayed on the left side as shown in FIG. 1 (a) and three sub-screens are displayed on the right side as shown in (b) of FIG. , Three sub-screens are displayed on the left.
그러나, 이와 같은 종래의 피오피 회로에 있어서는 주화면과 부화면 모두에 4:3 화면을 디스플레이하는데 별다른 문제점이 없지만 주화면에 와이드스크린 즉, 16:9 화면을 디스플레이하고, 부화면에 16:9 화면이나 4:3화면을 디스플레이할 수 없는 결함이 있었다.However, in the conventional PPI circuit, there is no problem in displaying a 4: 3 screen on both the main screen and the subscreen, but a widescreen, that is, a 16: 9 screen, is displayed on the main screen and 16: 9 on the subscreen. There was a defect that could not display a screen or 4: 3 screen.
따라서, 본 발명의 목적은 4:3화면비를 갖는 모니터에 주화면을 16:9화면으로 디스플레이하고, 부화면을 모니터의 상단 또는 하단에 디스플레이함에 있어서, 필요에 따라 4:3화면으로 디스플레이하거나 16:9화면으로 디스플레이하는 피오피 회로를 제공함에 있다.Accordingly, an object of the present invention is to display a 16: 3 screen on a monitor having a 4: 3 aspect ratio, and display a 4: 3 screen on a 16 or 16 screen if necessary, and to display a sub screen on the top or bottom of the monitor. It provides a PIO circuit that displays 9 screens.
제2도는 상기의 목적을 달성하기 위한 본 발명 텔레비젼수상기의 피오피 회로에 대한 블록도로서 이에 도시한 바와 같이, 주화면용 복합영상신호(CVm)를 디지탈신호로 변환하고 디코딩하여 필드단위로 저장한 후 16:9의 화면비로 디스플레이할 수 있도록 처리하는 주화면 처리부(200A)와, 부화면용 복합영상신호(CVs)를 디지탈신호로 변환하고 디코딩하여 필드단위로 저장한 후 16:9 또는 4:3 화면비로 디스플레이할 수 있도록 압축처리하는 부화면 처리부(200B)와, 상기 부화면 처리부(200B)에서 출력되는 압축처리된 복수개의 부화면영상신호를 하나는 동화로 디스플레이하고 나머지는 정지화로 디스플레이하는데 적당하도록 합성하여 출력하는 부화면 합성부(200C)와, 상기 주화면 처리부(200A)에서 출력되는 주화면용 영상신호를 화면의 상측이나 하측에 디스플레이하고 상기 부화면 합성부(200C)에서 출력되는 복수개의 부화면용 영상신호를 화면의 하측이나 상측에 디스플레이하는데 적당하도록 그들을 합성하여 씨피티측으로 출력하는 주/부화면 합성부(200D)와, 복수개의 부화면을 선택하여 처리하고 이를 주화면과 합성하는데 필요로 하는 제어신호를 상기 부화면 처리부(200B), 부화면 합성부(200C) 및 주/부화면 합성부(200B)에 공급하는 제어신호 발생부(200E)로 구성한 것으로, 이와 같이 구성한 본 발명의 작용 및 효과를 첨부한 제3도 및 제4도를 참조하여 상세히 설명하면 다음과 같다.FIG. 2 is a block diagram of the PIP circuit of the television receiver of the present invention for achieving the above object. As shown in FIG. 2, the main video composite video signal CVm is converted into digital signals and decoded in field units. After saving, the main screen processor 200A processes the display to display a 16: 9 aspect ratio, and the composite video signal CVs for the sub-screen is converted into a digital signal, decoded, and stored in a field unit. Or a sub-screen processing unit 200B for compressing the display to display a 4: 3 aspect ratio, and a plurality of compressed sub-screen image signals output from the sub-screen processing unit 200B as one moving picture and the other as a still picture. The sub picture synthesizing unit 200C for synthesizing and outputting the image to be suitable for display and the main screen image signal output from the main screen processing unit 200A are displayed on the upper side or the lower side of the screen. A main / sub picture synthesizing unit 200D for synthesizing and outputting the plurality of sub picture video signals outputted from the sub picture synthesizing unit 200C to the bottom side or the upper side of the screen and outputting them to the city side; A control for selecting and processing a plurality of sub-screens and supplying control signals necessary for synthesizing them with the main screen to the sub-screen processing unit 200B, the sub-screen synthesizing unit 200C, and the main / sub-screen synthesizing unit 200B. The signal generator 200E will be described in detail with reference to FIGS. 3 and 4 attached to the operation and effect of the present invention.
주화면튜너(201)는 외부의 제어명령에 따라 선국동작을 수행하여 주화면용 복합영상신호(CVm)로 부터 원하는 채널의 복합영상신호를 추출하게 되고, 이는 A/D변환기(202)를 통해 디지탈신호로 변환된 후 디코더(204)의 입력으로 제공된다. 동기분리 및 클럭발생부(203)는 자체의 PLL회로를 이용하여 그 추출된 복합영상신호에서 수평,수직동기신호를 분리해냄과 아울러 시스템 각부에서 사용되는 클럭신호를 생성한다.The main picture tuner 201 performs a tuning operation according to an external control command to extract a composite video signal of a desired channel from the main picture composite video signal CVm , which is used to extract the A / D converter 202. The signal is converted into a digital signal and provided to an input of the decoder 204. The synchronous separation and clock generator 203 separates the horizontal and vertical synchronous signals from the extracted composite video signal using its PLL circuit, and generates clock signals used in each system part.
상기 디코더(204)는 상기 디지탈신호로 변환된 복합영상신호를 다시 콤포넌트신호 즉, 휘도신호(Y)와 색차신호(U),(V)로 변환하여 필드메모리(25)에 저장하게 되고, 주화면변환부(206)는 그 필드메모리(25)에서 출력되는 영상신호를 공급받아 주화면에서 요구되는 화면비율로 변환하게 되는데, 예로써, 상기 주화면용 복합영상신호(CVm)가 16:9화면용 영상신호이고, 주화면 디스플레이 영역도 16:9 화면비로 된 경우 그대로 출력하게 되나, 주화면 디스플레이 영역이 4:3 화면비로 된 경우그 영상신호를 래터박스(Latter Box) 형태로 처리하거나, 상,하방향으로 수직신장하여 좌우화면의 일부가 잘려나가게 처리한다.The decoder 204 converts the composite video signal converted into the digital signal into a component signal, that is, a luminance signal Y, a color difference signal U, and a V, and stores the composite video signal in the field memory 25. The screen converting unit 206 receives an image signal output from the field memory 25 and converts the image signal to the aspect ratio required for the main screen. For example, the composite video signal CVm for the main screen is 16: 1. If it is a 9-screen video signal and the main screen display area is 16: 9 aspect ratio, it will be output as it is.If the main screen display area is 4: 3 aspect ratio, the video signal is processed in the form of a letter box. , It extends vertically in the up and down direction and processes part of the left and right screens to be cut off.
한편, 부화면용 복합영상신호(CVs)는 부화면튜너(207), A/D변환기(208), 디코더(210)를 통해 상기 주화면용 복합영상신호(CVm)와 같이 처리되어 필드메모리(211)에 저장되고, 동기분리 및 클럭발생부(209)는 주화면과 마찬가지로 부화면 신호처리에 필요한 각종 펄스를 생성하게 된다.Meanwhile, the sub picture composite video signal CVs is processed together with the main picture composite video signal CVm through the sub picture tuner 207, the A / D converter 208, and the decoder 210. Stored in the memory 211, the synchronous separation and clock generator 209 generates various pulses necessary for sub-screen signal processing similarly to the main screen.
그런데, 상기 부화면튜너(207)가 한개로 구성되고, 그 하나의 부화면튜너(207)를 이용하여 제4도의 (가)와 같이 3개의 부화면을 디스플레이하거나 또는 제4도의 (나)와 같이 4개의 부화면을 디스플레이하는 경우 타이머콘트롤용 프로세서(221)는 초기상태에서 스위치 타이머(222)를 통해 부화면 튜너(207)에 제어 신호를 출력하여 그 튜너(207)가 3개의 채널을 소정 시간씩 튜닝하거나 4개의 채널을 소정 시간씩 튜닝하게 된다.However, the sub-screen tuner 207 is composed of one, and the sub-screen tuner 207 is used to display three sub-screens as shown in (a) of FIG. 4 or (b) of FIG. When displaying the four sub-screens as described above, the timer control processor 221 outputs a control signal to the sub-screen tuner 207 through the switch timer 222 in the initial state so that the tuner 207 determines three channels. Tuning by time or by tuning the four channels by a predetermined time.
따라서, 상기 부화면비 변환부(212)는 상기 필드메모리(211)에 저장된 각각의 부화면용 영상신호의 화면비를 변환함에 있어서 제4도의 (가)와 같이 3개의 부화면을 디스플레이하는 경우 수평방향으로 1/3압축하고, 수직방향으로 1/4압축하여 출력하여 이를 순차적으로 출력하게 된다.Therefore, when converting the aspect ratio of each sub-screen image signal stored in the field memory 211, the sub-aspect ratio conversion unit 212 displays three sub-screens as shown in FIG. 4A. 1/3 compression and 1/4 compression in the vertical direction to output it sequentially.
또한, 상기 부화면비 변환부(212)에서 압축(감쇠)처리되어 순차적으로 출력되는 3개의 부화면용 영상신호를 각각의 필드메모리(214),(215),(216)에 순차적으로 저장하기 위하여 상기 타이머콘트롤용 프로세서(221)가 상기 스위치타이머(222)를 제어하게 되고, 이에 의해 그 스위치 타이머(222)에서 출력되는 스위칭 제어신호가 지연기(223)를 통해 상기 부화면용 영상신호의 처리시간만큼 지연된 후 스위치(213)에 공급되어 그 스위치(213)가 순차적으로 스위칭되먼서 3개의 부화면용 영상신호가 상기 1/12필드메모리(214),(215),(216)에 순차적으로 저장된다.In addition, in order to sequentially store three sub-screen image signals that are compressed (attenuated) by the sub-aspect ratio conversion unit 212 and sequentially output in the respective field memories 214, 215, and 216. The timer control processor 221 controls the switch timer 222, whereby the switching control signal output from the switch timer 222 is processed through the delay screen 223 of the sub-screen video signal After being delayed by a time, the switch 213 is sequentially switched so that three sub-screen video signals are sequentially supplied to the 1/12 field memories 214, 215, and 216. Stored.
이후, 비교기 및 카운터(218)에 의해 부화면용 멀티플렉서(217)가 제어되어 상기 1/12필드메모리(214),(215),(216)에 저장된 부화면용 영상신호(Y,U,V)가 순차적으로 선택되어 다화면처리용 멀티플렉서(219)의 타측입력으로 공급된다. 이때, 상기 타이머콘트롤용 프로세서(221)는 라인카운터(224)를 통해 상기 다화면 처리용 멀티플렉서(219)에 다화면을 구성하는데 적당하도록 제어신호를 출력하게 된다.Thereafter, the sub-screen multiplexer 217 is controlled by the comparator and the counter 218 to store the sub-screen video signals Y, U, and V stored in the 1/12 field memories 214, 215, and 216. ) Are sequentially selected and supplied to the other input of the multiplexer 219. At this time, the timer control processor 221 outputs a control signal to the multi-screen processing multiplexer 219 through the line counter 224 to be suitable for configuring a multi-screen.
따라서, 상기 다화면처리용 멀티플렉서(219)는 한 화면을 기준으로 할때 소정시간동안 상기 주화면비 변환부(206)를 통해 출력되는 주화면용 영상신호(Y,U,V)를 선택한 후 나머지의 시간동은 상기 멀티플렉서(218)에서 출력되는 부화면용 영상신호(Y,U,V)를 선택하는 동작을 반복적으로 수행하게 되므로 결국, 이 다화면처리용 멀티플렉서(219)에서 주화면과 부화면의 영상신호가 합성된 형태로 출력되고, 이는 매트릭스(217)를 통해 베이스밴드의 색신호(R,G,B)로 변환된 후 씨피티측으로 공급되어 그 씨피티에는 제4도의 (가)에서와 같이 하나의 16:9 주화면과 3개의 16:9부화면이 디스플레이된다.Therefore, the multi-screen processing multiplexer 219 selects the main screen image signals Y, U, and V output through the main aspect ratio conversion unit 206 for a predetermined time when the screen is multiplexed based on one screen. The time movement of the multiplexer 218 repeatedly performs the operation of selecting the sub-screen video signals (Y, U, V) output from the multiplexer 218. The video signal of the screen is output in a synthesized form, which is converted into color signals R, G, and B of the baseband through the matrix 217, and then supplied to the CFT side. As shown, one 16: 9 main screen and three 16: 9 sub-screens are displayed.
그런데, 초기상태에서는 상기 타이머콘트롤용 프로세서(221)에 의해 상기 부화면 튜너(207)와 스위치(213)가 순차적으로 절환되어 3개의 부화면용 영상신호를선택하여 상기 1/12필드메모리(214),(215),(216)에 저장하게 되지만, 이후에는 사용자의 선택에 따라 그 부화면 튜너(207)를 하나의 채널에 고정시키고, 상기 스위치(213)도 해당 접점에 고정시키게 되므로 3개의 부화면중 하나의 부화면은 동화로 디스플레이되고, 나머지 2개의 부화면을 정지화로 디스플레이된다.In the initial state, however, the sub-screen tuner 207 and the switch 213 are sequentially switched by the timer control processor 221 to select three sub-screen video signals to select the 1/12 field memory 214. ), 215, and 216, but the sub-screen tuner 207 is fixed to one channel according to the user's selection, and the switch 213 is also fixed to the corresponding contact. One of the sub-pictures is displayed as a moving picture, and the other two sub-pictures are displayed as a still picture.
또한, 제4도의 (나)에서와 같이 주화면을 16:9의 화면으로 디스플레이하고, 부화면은 4개의 4:3(12:9) 화면으로 디스플레이하고자 하는 경우, 상기 부화면 튜너(207)가 4개의 채널을 순차적으로 스캔하도록 하고, 상기 부화면비 변환부(212)에서 화면비를 변환할때 수평방향으로 1/4, 수직방향으로 1/4압축하여 출력하도록 하며, 1/16필드메모리를 하나 더 추가시키면 된다.In addition, when the main screen is displayed as a 16: 9 screen and the sub screens are displayed as four 4: 3 (12: 9) screens as shown in (b) of FIG. 4, the sub-screen tuner 207 is displayed. Scans four channels in sequence, compresses and outputs 1/4 in the horizontal direction and 1/4 in the vertical direction when the sub-aspect ratio conversion unit 212 converts the aspect ratio. Just add one more.
상기 제4도에서와 달리 부화면을 상측에 디스플레이하고자 하는 경우 상기 다화면처리용 멀티플렉서(219)에서 먼저 부화면용 영상신호를 선택한 후 이어서 주화면용 영상신호를 선택하도록 제어한다.Unlike in FIG. 4, when the sub-screen is to be displayed on the upper side, the multi-screen processing multiplexer 219 first selects the sub-screen video signal and then selects the main screen video signal.
한편, 상기 부화면비 변환부(212)에서 원래의 영상신호를 압축하여 다수의 부화면용 영상신호를 생성할때 가능한 한 원래의 영상정보를 많이 보존함으로써 부화면을 보다 선명하게 디스플레이할 수 있게 되는데, 일실시예를 보인 제3도를 참조하여 이의 작용을 좀더 상세히 설명하면 다음과 같다.On the other hand, when the sub-aspect ratio converter 212 generates a plurality of sub-screen video signals by compressing the original video signal, the sub-screen can be displayed more clearly by preserving as much of the original video information as possible. With reference to FIG. 3 showing an embodiment, the operation thereof is described in more detail as follows.
에지검출기(302)는 상기 필드메모리(211)에서 출력되는 수평동기신호(Hsync)의 에지를 검출하여 라인메모리(301),(307)의 리세트신호(RESET)로 공급하고, 클럭발생기(303)는 그 수평동기신호(Hsync)를 이용하여 라이트클럭신호(WCLK)를 생성한후 이를 상기 라인메모리(301)에 공급함과 아울러 계수제어부(305)에 공급한다. 또한, 클럭카운터(304)는 상기 라이트클럭신호(WCLK)로 부터 라이트인에이블신호(WE)를 생성하여 이를 상기 라인메모리(301)에 공급하게 된다.The edge detector 302 detects the edge of the horizontal synchronization signal Hsync output from the field memory 211 and supplies the edge to the reset signal RESET of the line memories 301 and 307, and then supplies a clock generator ( 303 generates a light clock signal WCLK using the horizontal sync signal Hsync and supplies it to the line memory 301 and to the coefficient controller 305. In addition, the clock counter 304 generates a write enable signal WE from the write clock signal WCLK and supplies the write enable signal WE to the line memory 301.
따라서, 상기 라인메모리(301)는 상기 라이트인에이블신호(WE)에 의해 상기 필드메모리(211)에서 출력되는 라인단위의 영상신호(Vin)를 저장한 후 계수제어부(305)에서 출력되는 리드인에이블신호(RE)에 의해 그 저장된 영상신호를 순차적으로 출력하게 되며, 이렇게 출력되는 라인신호가 샘플보간부(306)에 공급되어 소정의 비율로 감쇠(예, 수평:1/3 수직:1/4)되는데, 이때, 상기 계수제어부(305)는 가능한 한 화면구성에 중요한 화소정보가 누락되지 않도록 한다.Accordingly, the line memory 301 stores the line-level image signal Vin output from the field memory 211 by the write enable signal WE, and then reads it from the coefficient controller 305. The stored video signal is sequentially output by the enable signal RE, and the line signal thus output is supplied to the sample interpolator 306 to attenuate at a predetermined rate (for example, horizontal: 1/3 vertical: 1). In this case, the coefficient control unit 305 prevents missing pixel information important to the screen configuration as much as possible.
이렇게 압축처리된 부화면의 영상신호는 상기 클럭발생기(303)에서 출력되는 라이트인에이블신호(WE)에 의하여 라인메모리(307)에 저장된 후 상기 클럭발생기(3030)에서 출력되는 리드클럭신호(RCLK)에 의해 스위치(213)측으로 출력된다.The compressed video signal of the sub-screen is stored in the line memory 307 by the write enable signal WE output from the clock generator 303 and then the read clock signal RCLK output from the clock generator 3030. ) Is output to the switch 213 side.
이상에서 상세히 설명한 바와 같이, 본 발명은 4:3화면비를 갖는 모니터에 주화면을 16:9화면으로 디스플레이하고, 부화면을 모니터의 상단 또는 하단에 디스플레이함에 있어서, 필요에 따라 4개의 4:3화면을 디스플레이하거나 3개의 16:9화면을 디스플레이함으로써 4:3화면의 영상신호와 16:9화면의 영상신호가 공존하는 상황에서 원래의 종횡비대로 화면을 구성할 수 있는 효과가 있다.As described in detail above, the present invention displays a 4: 9 aspect ratio main screen on a 16: 9 screen, and displays a sub-screen on the top or bottom of the monitor. By displaying a screen or displaying three 16: 9 screens, the screen can be configured with an original aspect ratio in a situation where a 4: 3 screen signal and a 16: 9 screen signal coexist.
제1도의 (가) 및 (나)는 종래의 피오피 수단에 의한 주/부화면 표시 예시도.(A) and (b) of FIG. 1 are exemplary views of main / subscreen display by conventional PIO devices.
제2도는 본 발명 텔레비젼수상기의 피오피 회로에 대한 블록도.2 is a block diagram of a PIO circuit of a television receiver of the present invention.
제3도는 제2도에서 부화면비 변환부의 일실시 예시 상세 블록도.3 is a detailed block diagram of an exemplary embodiment of a sub-aspect ratio converter in FIG. 2.
제4의 (가) 및 (나)는 본 발명에 의한 주/부화면 표시 예시도.4 (a) and (b) is an illustration of the main / sub screen display according to the present invention.
*** 도면의 주요부분에 대한 부호의 설명 ****** Explanation of symbols for main parts of drawing ***
200A : 주화면 처리부 200B : 부화면 처리부200A: main screen processing unit 200B: sub-screen processing unit
200C : 부화면 합성부 200D : 주/부파떤 합성부200C: sub picture synthesis part 200D: main / sub synthesis part
200E : 제어신호 발생부 201 : 주화면 튜너200E: control signal generator 201: main screen tuner
202,208 : 디코더 203,209 : 동기분리 및 클럭발생부202,208 Decoder 203,209 Synchronous separation and clock generator
204,210 : 디코더 205,211 : 필드메모리204,210 Decoder 205,211 Field memory
206 : 주화면비 변환부 207 : 부화면 튜너206: main aspect ratio converter 207: sub-screen tuner
213 : 부화면비 변환부 214-216 : 1/12필드메모리213: sub-aspect ratio converter 214-216: 1/12 field memory
217 : 멀티플렉서 218 : 비교기 및 카운터217: Multiplexer 218: Comparator and Counter
219 : 다화면처리용 멀티플렉서 220 : 매트릭스219: multiplexer for multi-screen processing 220: matrix
221 : 타이머콘트롤용 프로세서 222 : 스위치 타이머221: processor for the timer control 222: switch timer
223 : 지연기 224 : 라인카운터223: delay unit 224: line counter
| Application Number | Priority Date | Filing Date | Title | 
|---|---|---|---|
| KR1019950046025AKR100378789B1 (en) | 1995-12-01 | 1995-12-01 | Pop circuit of television receiver | 
| Application Number | Priority Date | Filing Date | Title | 
|---|---|---|---|
| KR1019950046025AKR100378789B1 (en) | 1995-12-01 | 1995-12-01 | Pop circuit of television receiver | 
| Publication Number | Publication Date | 
|---|---|
| KR970057264A KR970057264A (en) | 1997-07-31 | 
| KR100378789B1true KR100378789B1 (en) | 2003-06-11 | 
| Application Number | Title | Priority Date | Filing Date | 
|---|---|---|---|
| KR1019950046025AExpired - Fee RelatedKR100378789B1 (en) | 1995-12-01 | 1995-12-01 | Pop circuit of television receiver | 
| Country | Link | 
|---|---|
| KR (1) | KR100378789B1 (en) | 
| Publication number | Priority date | Publication date | Assignee | Title | 
|---|---|---|---|---|
| KR100444238B1 (en)* | 1997-11-12 | 2004-12-09 | 삼성전자주식회사 | How to display picture-in-picture and corresponding television receiver | 
| KR100776196B1 (en)* | 2004-10-11 | 2007-11-16 | 가온미디어 주식회사 | How to output broadcast program list from digital broadcast receiver | 
| Publication number | Priority date | Publication date | Assignee | Title | 
|---|---|---|---|---|
| KR850000865A (en)* | 1983-06-29 | 1985-03-09 | 허신구 | Multi-channel color TV | 
| KR910013904A (en)* | 1989-12-21 | 1991-08-08 | 강진구 | POP playback TV using HD screen | 
| KR930015742A (en)* | 1991-12-20 | 1993-07-24 | 이헌조 | TV display device | 
| JPH066711A (en)* | 1992-06-22 | 1994-01-14 | Fujitsu General Ltd | High definition television equipment | 
| KR960009658A (en)* | 1994-08-25 | 1996-03-22 | 이헌조 | Subscreen display device and control method | 
| Publication number | Priority date | Publication date | Assignee | Title | 
|---|---|---|---|---|
| KR850000865A (en)* | 1983-06-29 | 1985-03-09 | 허신구 | Multi-channel color TV | 
| KR910013904A (en)* | 1989-12-21 | 1991-08-08 | 강진구 | POP playback TV using HD screen | 
| KR930015742A (en)* | 1991-12-20 | 1993-07-24 | 이헌조 | TV display device | 
| JPH066711A (en)* | 1992-06-22 | 1994-01-14 | Fujitsu General Ltd | High definition television equipment | 
| KR960009658A (en)* | 1994-08-25 | 1996-03-22 | 이헌조 | Subscreen display device and control method | 
| Publication number | Publication date | 
|---|---|
| KR970057264A (en) | 1997-07-31 | 
| Publication | Publication Date | Title | 
|---|---|---|
| KR100202156B1 (en) | Programmable picture-outside-picture display | |
| US5398074A (en) | Programmable picture-outside-picture display | |
| CA2241457C (en) | High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems | |
| US6008860A (en) | Television system with provisions for displaying an auxiliary image of variable size | |
| US6784945B2 (en) | System and method for providing fast acquire time tuning of multiple signals to present multiple simultaneous images | |
| KR100202157B1 (en) | Display system for controlling vertical zoom of television | |
| WO1997015141A1 (en) | Television receiver | |
| JPH05183833A (en) | Display device | |
| KR960007545B1 (en) | Main screen position compensation circuit and its method | |
| KR100378789B1 (en) | Pop circuit of television receiver | |
| KR0160158B1 (en) | Video display device with independent horizontal panning for parallel images | |
| JP2936373B2 (en) | Television equipment | |
| KR100209882B1 (en) | Multi-screen display device with playback function | |
| JP2000506350A (en) | Apparatus for sampling an auxiliary image and displaying it together with the main image to remove spatial seams in the auxiliary image during still frame operation | |
| KR100200130B1 (en) | Apparatus for processing multi-picture mpeg of television | |
| JP2713699B2 (en) | High-definition television receiver with two-screen display function | |
| KR0147579B1 (en) | Two-screen simultaneous viewing on wide television | |
| KR100413471B1 (en) | Video Processing Apparatus for DTV | |
| KR0176914B1 (en) | Screen aspects transformation apparatus with double screen display operation | |
| JPH01205688A (en) | Television receiver | |
| KR100462448B1 (en) | Television system with provisions for displaying an auxiliary image of variable size | |
| KR0147580B1 (en) | Two-screen simultaneous viewing on wide television | |
| KR0153829B1 (en) | PIP screen switching method and device | |
| JPH04362880A (en) | Television receiver with multi-screen display function | |
| KR950009676B1 (en) | Pop function wide screen TV receiver | 
| Date | Code | Title | Description | 
|---|---|---|---|
| PA0109 | Patent application | St.27 status event code:A-0-1-A10-A12-nap-PA0109 | |
| R17-X000 | Change to representative recorded | St.27 status event code:A-3-3-R10-R17-oth-X000 | |
| PG1501 | Laying open of application | St.27 status event code:A-1-1-Q10-Q12-nap-PG1501 | |
| PN2301 | Change of applicant | St.27 status event code:A-3-3-R10-R13-asn-PN2301 St.27 status event code:A-3-3-R10-R11-asn-PN2301 | |
| PN2301 | Change of applicant | St.27 status event code:A-3-3-R10-R13-asn-PN2301 St.27 status event code:A-3-3-R10-R11-asn-PN2301 | |
| A201 | Request for examination | ||
| PA0201 | Request for examination | St.27 status event code:A-1-2-D10-D11-exm-PA0201 | |
| PN2301 | Change of applicant | St.27 status event code:A-3-3-R10-R13-asn-PN2301 St.27 status event code:A-3-3-R10-R11-asn-PN2301 | |
| N231 | Notification of change of applicant | ||
| PN2301 | Change of applicant | St.27 status event code:A-3-3-R10-R13-asn-PN2301 St.27 status event code:A-3-3-R10-R11-asn-PN2301 | |
| R17-X000 | Change to representative recorded | St.27 status event code:A-3-3-R10-R17-oth-X000 | |
| D13-X000 | Search requested | St.27 status event code:A-1-2-D10-D13-srh-X000 | |
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration | St.27 status event code:A-1-2-D10-D22-exm-PE0701 | |
| GRNT | Written decision to grant | ||
| PR0701 | Registration of establishment | St.27 status event code:A-2-4-F10-F11-exm-PR0701 | |
| PR1002 | Payment of registration fee | St.27 status event code:A-2-2-U10-U11-oth-PR1002 Fee payment year number:1 | |
| PG1601 | Publication of registration | St.27 status event code:A-4-4-Q10-Q13-nap-PG1601 | |
| R18-X000 | Changes to party contact information recorded | St.27 status event code:A-5-5-R10-R18-oth-X000 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:4 | |
| FPAY | Annual fee payment | Payment date:20070221 Year of fee payment:5 | |
| PR1001 | Payment of annual fee | St.27 status event code:A-4-4-U10-U11-oth-PR1001 Fee payment year number:5 | |
| LAPS | Lapse due to unpaid annual fee | ||
| PC1903 | Unpaid annual fee | St.27 status event code:A-4-4-U10-U13-oth-PC1903 Not in force date:20080322 Payment event data comment text:Termination Category : DEFAULT_OF_REGISTRATION_FEE | |
| PN2301 | Change of applicant | St.27 status event code:A-5-5-R10-R13-asn-PN2301 St.27 status event code:A-5-5-R10-R11-asn-PN2301 | |
| PC1903 | Unpaid annual fee | St.27 status event code:N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text:Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date:20080322 | |
| R18-X000 | Changes to party contact information recorded | St.27 status event code:A-5-5-R10-R18-oth-X000 | |
| R18-X000 | Changes to party contact information recorded | St.27 status event code:A-5-5-R10-R18-oth-X000 | |
| PN2301 | Change of applicant | St.27 status event code:A-5-5-R10-R13-asn-PN2301 St.27 status event code:A-5-5-R10-R11-asn-PN2301 | |
| P22-X000 | Classification modified | St.27 status event code:A-4-4-P10-P22-nap-X000 | |
| PN2301 | Change of applicant | St.27 status event code:A-5-5-R10-R13-asn-PN2301 St.27 status event code:A-5-5-R10-R11-asn-PN2301 |