【発明の詳細な説明】〔産業上の利用分野〕本発明は半導体装置に関し、詳しくは半導体ペレットの
大型化に伴なうバクケージング技術の改良に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a semiconductor device, and more particularly, to an improvement in backcaging technology as semiconductor pellets become larger.
従来の半導体装置にあっては、実装基体上にマウントす
る半導体ペレット(以下単にペレットとい5)は一つで
ある。例えば、デエアル・イン・ライン(DIL)プラ
スチックパッケージにあっては、多連のリードフレーム
上にペレットをマウントし、ワイヤポンディングした後
に、モールド金星に入れて樹脂でトランスファモールド
し、個別に切断分離する方法がとられるが、切断分離後
の各パッケージ内には−のペレットがマウントされ収納
されている。In a conventional semiconductor device, only one semiconductor pellet (hereinafter simply referred to as pellet 5) is mounted on a mounting substrate. For example, in the case of deal-in-line (DIL) plastic packages, pellets are mounted on multiple lead frames, wire bonded, placed in mold Venus, transfer molded with resin, and individually cut and separated. However, after cutting and separation, - pellets are mounted and stored in each package.
なお、半導体パッケージのパッケージング技術について
述べた文献の例としては、1980年1月15日(株)
工業1I4f会発行「IC化実装技術」p135〜15
6があげられる。An example of a document describing packaging technology for semiconductor packages is January 15, 1980,
"IC Mounting Technology" published by Industrial 1I4F Association p135-15
6 can be given.
しかるに、半導体集積回路装置における集積度の増大に
伴ない、ペレットは増々犬型化する傾向にある。ペレッ
トサイズが大きくなっても、それに相応してパッケージ
を大きくすることはできない。すなわち、パッケージに
はMIL規格などの規格があり、また、小型高密度実装
はパッケージ使用者のニーズでもある。However, as the degree of integration in semiconductor integrated circuit devices increases, pellets tend to become more dog-shaped. As the pellet size increases, the package cannot be correspondingly increased. That is, there are standards such as the MIL standard for packages, and compact, high-density packaging is also a need of package users.
七のため、ペレットサイズの大型化に伴ない、パッケー
ジ強度が劣化する傾向にあり、当該強度をになう、樹脂
封止部の当該樹脂を工夫するなどの対策が施されている
。Therefore, as the pellet size increases, the package strength tends to deteriorate, and countermeasures are being taken to improve the strength and improve the resin of the resin sealing part.
本発明は、かかる技術的背景の下、小型高密度*装を実
現できる技術を提供することを目的とする。Against this technical background, the present invention aims to provide a technology that can realize compact, high-density* equipment.
本発明の前記ならびにそのほかの目的と新規な特徴は、
本明細書の記述および絡付図面からあきらかになるであ
ろう。The above and other objects and novel features of the present invention include:
It will become clear from the description of this specification and the accompanying drawings.
本腰において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記のとおりである。A brief overview of typical inventions disclosed herein is as follows.
丁なわち、本発明においては、複数のペレットを多段に
マウントするようにした。That is, in the present invention, a plurality of pellets are mounted in multiple stages.
このように、複数のペレットを多段にマウントすること
により、例えばペレットサイズが2倍となった場合には
、平面的にみて、ペレットが占めるパッケージ内での占
有ia(床面積)が2倍となり、樹脂封止部における樹
脂層厚みが1/2となり、パッケージ強度が低下するが
、本発明では例えば2段にペレットを積層することによ
り、平面的にみたペレットの占有面4積を上記に比して
小さくすることができ、同一パッケージ内において、実
装密度を向上させ、小形高密度実装を笑風できる。In this way, by mounting multiple pellets in multiple stages, for example, if the pellet size doubles, the ia (floor area) occupied by the pellets within the package will double from a two-dimensional perspective. , the thickness of the resin layer in the resin sealing part becomes 1/2, and the package strength decreases, but in the present invention, for example, by stacking the pellets in two layers, the area occupied by the pellets in plan view is reduced by 4 areas compared to the above. It is possible to improve the packaging density within the same package, making compact and high-density packaging possible.
次に、本発明を図面に示す実施例に基づいて説明する。Next, the present invention will be explained based on embodiments shown in the drawings.
実施例1゜第1図は本発明の実施例を示す樹脂封止型半導体装置の
構成断面図で、同図に示すように、リードフレーム(1
)のタブ(2)上に、二段にペレット(3)。Embodiment 1 FIG. 1 is a cross-sectional view of the structure of a resin-sealed semiconductor device showing an embodiment of the present invention.
) Pellet (3) in two tiers on the tab (2).
(4)を積み重ねる。当該各ペレット+31 、 (4
1について、それぞれボンディング用ワイヤ(51、(
61により、リードフレーム(1)のリード(7)と、
ワイヤボンディングする。Stack (4). Each pellet +31, (4
1, bonding wires (51, (
61, the lead (7) of the lead frame (1) and
Wire bonding.
第1段ペレット(3)や第2段ペレット(4)の取着は
、各種の方法により行なうことができ、例えば、第2段
ペレット(4)を第1段ペレット(3)に貼着するに、
導電性樹脂接着剤を用いて行なうことができる。Attachment of the first stage pellets (3) and the second stage pellets (4) can be carried out by various methods, for example, attaching the second stage pellets (4) to the first stage pellets (3). To,
This can be done using a conductive resin adhesive.
その具体例としては、Ag粉を含むエポキシ樹脂系接着
剤ペースト(Agペースト)により行なうことができ、
これら第1段ペレット(3)と第2段ペレット(4)と
の間に導通なとる必要のない場合には、非導電性の樹脂
接着剤などにより貼着するようにしてもよい。また、こ
れらを絶縁するために、第1段ペレット(3)と第2段
ペレット+41との当接面に絶縁層(図示せず)を介在
させてもよい。As a specific example, it can be performed using an epoxy resin adhesive paste (Ag paste) containing Ag powder,
If it is not necessary to establish electrical continuity between the first pellet (3) and the second pellet (4), they may be attached using a non-conductive resin adhesive or the like. Further, in order to insulate them, an insulating layer (not shown) may be interposed between the contact surfaces of the first stage pellet (3) and the second stage pellet +41.
第2図には、第1段ペレット(3)のボンデイングパク
ド部(8)とリード(力とのワイヤボンディングおよび
第2段ペレット(41のポンディングパッド部(9)と
リード(7)とのワイヤボンディングを、平面的にかつ
模式的に示しである。Figure 2 shows wire bonding between the bonding pad part (8) of the first stage pellet (3) and the lead (force), and the bonding pad part (9) of the second stage pellet (41) and the lead (7). This is a plan view and schematic diagram of wire bonding.
かかるワイヤボンディング後に、当該素子組立品をモー
ルド金型に入れ、エポキシ樹脂やシリコン樹脂などの樹
脂により、トランスファーモールドを行ない、かかる主
要工程を経て、DILのプラスチックパッケージを得る
。After such wire bonding, the element assembly is placed in a mold and transfer molded using a resin such as epoxy resin or silicone resin, and through these main steps, a DIL plastic package is obtained.
第3図は当該樹脂封止泣半導体装置の外観図の一例を示
す。FIG. 3 shows an example of an external view of the resin-sealed semiconductor device.
第1図および第3図にて、αQは樹脂封止部である。In FIGS. 1 and 3, αQ is a resin sealing portion.
実施例2゜第4図は本発明の他の実施例を示す半導体装置の構成断
面図である。Embodiment 2 FIG. 4 is a cross-sectional view of the structure of a semiconductor device showing another embodiment of the present invention.
セラミック基板aυのキャビティ(13内に、第1段ペ
レット(3)を固着し、さらに、12ft第1段ペレッ
ト(31の上に、第2段ペレット(41を貼着する。A first stage pellet (3) is fixed in the cavity (13) of the ceramic substrate aυ, and a second stage pellet (41) is further adhered on top of the 12ft first stage pellet (31).
セラミック基板C11lの多段に′m成された導体部α
3゜α荀と、第1段ペレット(3)と第2段ペレット(
41とをそれぞれボンディング用ワイヤ(51、+61
により、ワイヤボンディングする。Conductor portion α formed in multiple stages on ceramic substrate C11l
3゜α, 1st stage pellet (3) and 2nd stage pellet (
41 and bonding wires (51, +61
Wire bonding is performed.
当該導体部(13、α4は、セラミック基板(111の
裏面に垂設されたリードピンα9と導通がとられている
。The conductor portion (13, α4) is electrically connected to a lead pin α9 vertically provided on the back surface of the ceramic substrate (111).
セラミック基板(111上には、キャップ傾を取着し、
ハーメチックシールを行なう。A cap tilt is attached on the ceramic substrate (111),
Perform hermetic sealing.
これら実施例において、第1段ペレット(3)および第
2段ペレット(4)は、それぞれ、例えばシリコン単結
晶基板から成り、周知の技術によってこれらペレット(
チップ)内には多数の回路素子が形成され、1つの回路
機能が与えられている。回路素子の具体例は、例えばM
OS)ランジスタから放り、これらの回路素子によって
、例えば論理回路およびメモリの回路機能が形成されて
いる。In these examples, the first stage pellet (3) and the second stage pellet (4) are each made of, for example, a silicon single crystal substrate, and these pellets (
A large number of circuit elements are formed within the chip (chip) and are provided with one circuit function. A specific example of the circuit element is, for example, M
OS) Apart from the transistors, these circuit elements form the circuit functions of, for example, logic circuits and memories.
リードフレーム(1)は、例えばNi−Fe系合金やC
u系合金により構成され、従来公知のリードフレームを
使用することができる。ボンディング用ワイヤ(51、
(61は、それぞれ例えばA〕線により構成される。The lead frame (1) is made of, for example, Ni-Fe alloy or C.
A conventionally known lead frame made of a U-based alloy can be used. Bonding wire (51,
(61 are each constituted by, for example, an A] line.
本発明によれば、このように、第1段ペレット(3)の
上に、第2段ペレット(41を積み重ねるようにしたの
で、仮に、このようにベレッ) (31、(41を積み
重ねずに、第1段ペレット(3)のサイズを大きくして
そのままパッケージングしたときには、平面的にみて、
その占有面積が大となり、樹脂封止部αeの当該ペレッ
ト(3)との間隔も狭くならざるを得ず、白該樹脂封止
部α1の強度を劣化させてしま5が、本発明によれば、
同一サイズのパッケージにおいて、平面的にみて、ベレ
ン) +31 、 [41の占有面積(床面積)が上記
に比して小さくなり、したがって小形高密度実装化を実
現できた。According to the present invention, as described above, the second stage pellets (41) are stacked on top of the first stage pellets (3). , when the size of the first stage pellet (3) is increased and packaged as it is, when viewed from above,
The area occupied by the resin sealing part αe becomes large, and the distance between the resin sealing part αe and the pellet (3) also becomes narrow, which deteriorates the strength of the resin sealing part α1. Ba,
In a package of the same size, the occupied area (floor area) of Belen) +31 and [41 is smaller than the above when viewed from above, and therefore compact and high-density packaging can be realized.
第4図に示すような実施例において、ペレットサイズが
大となり、キャビティQ3余裕がなくなってきた場合に
も非常に有利である。The embodiment shown in FIG. 4 is very advantageous even when the pellet size becomes large and there is no room for the cavity Q3.
以上本発明者によってなされた発明を実施例にもとづき
具体的に説明したが、本発明は上記実施例に限定される
ものではな(、その要旨を逸脱しない範囲で種々変更可
能であることは−・5までもない。Although the invention made by the present inventor has been specifically explained based on examples, the present invention is not limited to the above-mentioned examples (although various changes can be made without departing from the gist of the invention).・Not even 5.
例えば、前記実施例ではペレットを二段に積み重ねる例
を示したが、三段以上であってもよい。For example, in the embodiment described above, the pellets are stacked in two layers, but the pellets may be stacked in three or more layers.
また、実装基体の例として、リードフレームやセラミッ
ク基板を示したが、他のものでも差支えなX、′1゜以上の説明では主としく本発明者によってなされた発明
をその背景となった利用分野であるDrLプラスチック
パッケージやピングリットアレイセラミックパッケージ
に適用した場合について説明したが、それに限定される
ものではなく、他の各種半導体装置にも適用できる。In addition, although a lead frame and a ceramic substrate are shown as examples of the mounting substrate, other materials may also be used. Although the case where the present invention is applied to DrL plastic packages and pin-grit array ceramic packages, which are in the field, has been described, the present invention is not limited thereto, and can be applied to various other semiconductor devices.
本願において開示される発明のうち代表的なものによっ
て得られる効果を簡単に説明すれば、下記のとうりであ
る。A brief explanation of the effects obtained by typical inventions disclosed in this application is as follows.
本発明によれば、ペレットサイズが大型化しても、小形
高密度実装化を実現できた。According to the present invention, even if the pellet size increases, compact and high-density packaging can be achieved.
第1図は本発明の実施例を示j樹脂封止型半導体装置の
構成断面図。第2図は本発明の実施例な示す要部説明平面図、第3図
は本発明の実施例を示す樹脂封止屋半導体装置の斜視図
、第4囚は本発明の他の実施例を示す構成断面図である。1・・・リードフレーム、2・・・タブ、3・・・ペレ
ット(第1段)、4・・・ペレット(第2段)、5・・
・ボンディング用ワイヤ、6・・・ボンディング用ワイ
ヤ、7・・・リード、8・・・ボンディング用パッド部
、9・・・ボンディング用パッド部、10・・・樹脂封
止部、11・・・セラミック基板、12・・・キャビテ
ィ、13・・・導体部、14・・・導体部、15・・・
リードビン、16・・・キャップ。FIG. 1 is a cross-sectional view of a resin-sealed semiconductor device showing an embodiment of the present invention. Fig. 2 is a plan view illustrating the main parts of an embodiment of the present invention, Fig. 3 is a perspective view of a resin molded semiconductor device showing an embodiment of the present invention, and Fig. 4 shows another embodiment of the present invention. FIG. 1... Lead frame, 2... Tab, 3... Pellet (first stage), 4... Pellet (second stage), 5...
- Bonding wire, 6... Bonding wire, 7... Lead, 8... Bonding pad part, 9... Bonding pad part, 10... Resin sealing part, 11... Ceramic substrate, 12... Cavity, 13... Conductor portion, 14... Conductor portion, 15...
Lead bin, 16...cap.
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61213854AJPS6370532A (en) | 1986-09-12 | 1986-09-12 | Semiconductor device |
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61213854AJPS6370532A (en) | 1986-09-12 | 1986-09-12 | Semiconductor device |
| Publication Number | Publication Date |
|---|---|
| JPS6370532Atrue JPS6370532A (en) | 1988-03-30 |
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP61213854APendingJPS6370532A (en) | 1986-09-12 | 1986-09-12 | Semiconductor device |
| Country | Link |
|---|---|
| JP (1) | JPS6370532A (en) |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0287635A (en)* | 1988-09-26 | 1990-03-28 | Nec Corp | Ceramic package semiconductor device |
| US5422435A (en)* | 1992-05-22 | 1995-06-06 | National Semiconductor Corporation | Stacked multi-chip modules and method of manufacturing |
| US5448121A (en)* | 1992-11-30 | 1995-09-05 | Fuji Xerox Co., Ltd. | Pneumatic and magnetic bearing type motor |
| US5710470A (en)* | 1991-04-04 | 1998-01-20 | Ebara Corporation | Hydrodynamic bearing assembly |
| US5874793A (en)* | 1995-06-02 | 1999-02-23 | Ibiden Co., Ltd. | High speed rotor assembly |
| JP2022174198A (en)* | 2018-03-02 | 2022-11-22 | ローム株式会社 | semiconductor equipment |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0287635A (en)* | 1988-09-26 | 1990-03-28 | Nec Corp | Ceramic package semiconductor device |
| US5710470A (en)* | 1991-04-04 | 1998-01-20 | Ebara Corporation | Hydrodynamic bearing assembly |
| US5422435A (en)* | 1992-05-22 | 1995-06-06 | National Semiconductor Corporation | Stacked multi-chip modules and method of manufacturing |
| US5495398A (en)* | 1992-05-22 | 1996-02-27 | National Semiconductor Corporation | Stacked multi-chip modules and method of manufacturing |
| US5502289A (en)* | 1992-05-22 | 1996-03-26 | National Semiconductor Corporation | Stacked multi-chip modules and method of manufacturing |
| US5448121A (en)* | 1992-11-30 | 1995-09-05 | Fuji Xerox Co., Ltd. | Pneumatic and magnetic bearing type motor |
| US5874793A (en)* | 1995-06-02 | 1999-02-23 | Ibiden Co., Ltd. | High speed rotor assembly |
| JP2022174198A (en)* | 2018-03-02 | 2022-11-22 | ローム株式会社 | semiconductor equipment |
| Publication | Publication Date | Title |
|---|---|---|
| US6297547B1 (en) | Mounting multiple semiconductor dies in a package | |
| US6927478B2 (en) | Reduced size semiconductor package with stacked dies | |
| US6175149B1 (en) | Mounting multiple semiconductor dies in a package | |
| US6838754B2 (en) | Multi-chip package | |
| US6261865B1 (en) | Multi chip semiconductor package and method of construction | |
| US5291061A (en) | Multi-chip stacked devices | |
| JP4808408B2 (en) | Multi-chip package, semiconductor device used for the same, and manufacturing method thereof | |
| US6359340B1 (en) | Multichip module having a stacked chip arrangement | |
| US6650008B2 (en) | Stacked semiconductor packaging device | |
| US6703713B1 (en) | Window-type multi-chip semiconductor package | |
| JPH0831560B2 (en) | Circuit package assembly | |
| KR20020072145A (en) | Stacking structure of semiconductor chip and semiconductor package using it | |
| US20060125093A1 (en) | Multi-chip module having bonding wires and method of fabricating the same | |
| US6791166B1 (en) | Stackable lead frame package using exposed internal lead traces | |
| US20050156322A1 (en) | Thin semiconductor package including stacked dies | |
| US20020180020A1 (en) | Three-dimension multi-chip stack package technology | |
| JPS6370532A (en) | Semiconductor device | |
| KR100618541B1 (en) | Manufacturing method of multilayer semiconductor chip package | |
| KR20010061886A (en) | Stack chip package | |
| CN1964036A (en) | Stacked Die Package Structure | |
| USRE40061E1 (en) | Multi-chip stacked devices | |
| KR100632476B1 (en) | Multichip Packages and Semiconductor Chips Used in the Package | |
| JPS58192354A (en) | Semiconductor device | |
| KR20010068781A (en) | Semiconductor chip package | |
| WO2002009181A1 (en) | Vertically integrated chip on chip circuit stack |