【発明の詳細な説明】〔産業上の利用分野〕  本発明は、半導体集積回路装置のパツケージ構
造に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a package structure for a semiconductor integrated circuit device.
  従来、この種の半導体集積回路のパツケージに
は、デユアルインラインパツケージやセラミツク
チツプキヤリアなどがある。  Conventionally, packages for this type of semiconductor integrated circuit include dual in-line packages and ceramic chip carriers.
  しかし、近年における半導体集積回路の高密度
多機能化および高速化に伴つて、入出力端子数は
増加の一途をたどり、かつ半導体集積回路チツプ
1個当たりの電力が増大している。このため、上
述の従来のパツケージ構造では、半導体集積回路
装置の性能を十分に発揮することができないとい
う欠点がある。すなわち、デユアルインラインパ
ツケージでは、入出力端子数を増加させるために
はパツケージ自体が大となるため、高密度実装が
不可能となり、かつ入出力端子までの接続線長が
長くなつて回路の高速化を妨げる欠点がある。  However, in recent years, as semiconductor integrated circuits have become more dense and multifunctional and faster, the number of input/output terminals has continued to increase, and the power per semiconductor integrated circuit chip has also increased. For this reason, the conventional package structure described above has the disadvantage that the performance of the semiconductor integrated circuit device cannot be fully demonstrated. In other words, in a dual-in-line package, increasing the number of input/output terminals requires increasing the size of the package itself, making high-density packaging impossible, and increasing the length of the connection wires to the input/output terminals, making it difficult to increase the speed of the circuit. There are drawbacks that hinder this.
  また、セラミツクチツプキヤリアでは、入出力
端子数の増加によるパツケージの大きさの増大は
デユアルインラインパツケージより改善される
が、熱抵抗に関しては、パツケージに形状に伴う
限界が存在するため、半導体集積回路を高信頼度
で動作させるためには、消費電力が1〜2W程度
以下に制限されるという欠点がある。  In addition, ceramic chip carriers are better than dual-in-line packages when it comes to increasing the size of the package due to an increase in the number of input/output terminals, but in terms of thermal resistance, there is a limit due to the shape of the package, so In order to operate with high reliability, there is a drawback that power consumption is limited to about 1 to 2 W or less.
  また、上記のいずれの方式ににおいても半導体
集積回路チツプと入出力端子との接続は、ワイヤ
ボンデイング法などにより1本ずつ接続されるた
め、製造コストが高くなるという欠点がある。  Furthermore, in any of the above methods, the semiconductor integrated circuit chip and the input/output terminals are connected one by one by wire bonding or the like, which has the disadvantage of increasing manufacturing costs.
  これらの解決手段として、出願人は半導体集積
回路チツプを囲う四角の接続枠を用い、この接続
枠に半導体集積回路チツプの電極と接続する複数
のリードを設けて半導体集積回路チツプをプリン
ト基板に実装する技術を提案した(特開昭53−
41177号公報、特開昭47−57363号公報)。  As a means of solving these problems, the applicant used a rectangular connection frame surrounding the semiconductor integrated circuit chip, provided a plurality of leads connected to the electrodes of the semiconductor integrated circuit chip in this connection frame, and mounted the semiconductor integrated circuit chip on a printed circuit board. proposed a technology to
 41177, JP-A-47-57363).
  しかしながら、この出願人提案の技術は、接続
枠により半導体集積回路チツプにリードを接続す
るが、この接続枠には、半導体集積回路チツプを
保護する機能はなく、また、半導体集積回路チツ
プの放熱を効率よく放散するものではなかつた。  However, although the technique proposed by the applicant connects the leads to the semiconductor integrated circuit chip using a connection frame, this connection frame does not have the function of protecting the semiconductor integrated circuit chip and also prevents the heat dissipation of the semiconductor integrated circuit chip. It did not dissipate efficiently.
  本発明の目的は、上述の欠点を解決し、多端子
の場合においても小型かつ高密度に半導体集積回
路チツプを実装し、かつ半導体集積回路チツプの
保護と熱放散性を高める半導体集積回路装置を提
供することにある。  An object of the present invention is to provide a semiconductor integrated circuit device that solves the above-mentioned drawbacks, mounts semiconductor integrated circuit chips in a compact and high-density manner even in the case of multiple terminals, and improves the protection and heat dissipation of the semiconductor integrated circuit chips. It is about providing.
  本発明の半導体集積回路装置は、半導体集積回
路チツプと、このチツプを囲む絶縁材料からなる
額縁状の枠と、この枠の周辺部に固着され前記半
導体集積回路チツプの電極と接続する複数のリー
ドとを備えた半導体集積回路装置において、  前記枠に段部が形成され、前記複数のリードは
この枠の下段部に固着しされ、かつ枠上面に形成
された入出力端子と導体によつて接続され、前記
枠の上段部には、シール板を載置され、前記半導
体集積回路チツプの下に直接にヒートシンクが接
着されたことを特徴とする。  The semiconductor integrated circuit device of the present invention includes a semiconductor integrated circuit chip, a frame-like frame made of an insulating material surrounding the chip, and a plurality of leads fixed to the periphery of the frame and connected to electrodes of the semiconductor integrated circuit chip. In the semiconductor integrated circuit device, the frame has a stepped part, and the plurality of leads are fixed to the lower part of the frame and connected to input/output terminals formed on the top surface of the frame by conductors. A sealing plate is placed on the upper part of the frame, and a heat sink is bonded directly under the semiconductor integrated circuit chip.
  段差が設けられた枠内の半導体集積回路チツプ
の電極には枠の下段部に固着されたリードが接続
されて枠の外部の入出力端子に接続される。この
枠の上段部にはシール板が載置されて半導体集積
回路チツプを保護する。また、半導体集積回路チ
ツプと枠の下面にはヒートシンクが直接接着され
て半導体集積回路チツプの放熱を放散する。  Leads fixed to the lower part of the frame are connected to electrodes of the semiconductor integrated circuit chip within the stepped frame, and are connected to input/output terminals outside the frame. A sealing plate is placed on the upper part of this frame to protect the semiconductor integrated circuit chip. Further, a heat sink is directly bonded to the lower surface of the semiconductor integrated circuit chip and the frame to dissipate heat from the semiconductor integrated circuit chip.
  次に、本発明について、図面を参照して詳細に
説明する。  Next, the present invention will be explained in detail with reference to the drawings.
  第1図は、本発明の一実施例を示す組立前の斜
視図であり、第2図はその断面図である。すなわ
ち、半導体集積回路チツプ1を囲む枠2に段部を
形成し、上段部に半導体集積回路チツプ1を保護
するシール板5を取付けられるようにしている。
そして、リード3は、枠2の下段部に形成された
電極23と集積回路チツプ1の電極とを接続す
る。枠2の図中上面周辺部に入出力端子21を設
け、入出力端子21は導体22によつて電極23
と接続されている。枠2は、アルミナセラミツク
またはプラスチツク等の絶縁材料を使用する。リ
ード3は例えば35〜70mm程度の厚さの銅箔を、わ
ずかな酸素を含む窒素雰囲気中で1075゜±5℃に
加熱しながら前記枠2に接合したのち、エツチン
グ技術によりリードパターンを形成することによ
り得られる。枠2との接合は接着材を用いても差
支えない。また必要によりメツキを施しても良
い。リードパターン先に形成して、それぞれ枠に
貼付けしてもよい。リードパターンはエツチング
技術により一定のパターンに形成されるから半導
体集積回路チツプの電極4と容易に位置合わせす
ることができる。リード3と電極4とを位置合わ
せしたのち、熱圧着ボンデイング法等により、多
数の端子を一括して接続することができる。すな
わち、従来のようにワイヤボンデイング法で1本
ずつ接続する必要がないから、生産性が向上し、
製造コストを低減できる効果がある。  FIG. 1 is a perspective view of an embodiment of the present invention before assembly, and FIG. 2 is a sectional view thereof. That is, a stepped portion is formed in the frame 2 surrounding the semiconductor integrated circuit chip 1, and a seal plate 5 for protecting the semiconductor integrated circuit chip 1 can be attached to the upper step.
 The leads 3 connect the electrodes 23 formed on the lower part of the frame 2 and the electrodes of the integrated circuit chip 1. An input/output terminal 21 is provided around the upper surface of the frame 2 in the figure, and the input/output terminal 21 is connected to an electrode 23 by a conductor 22.
 is connected to. The frame 2 is made of an insulating material such as alumina ceramic or plastic. For the lead 3, for example, a copper foil with a thickness of about 35 to 70 mm is bonded to the frame 2 while being heated to 1075°±5°C in a nitrogen atmosphere containing a small amount of oxygen, and then a lead pattern is formed by etching technology. It can be obtained by An adhesive may be used for joining with the frame 2. Further, plating may be applied if necessary. The lead pattern may be formed first and attached to each frame. Since the lead pattern is formed into a certain pattern by etching technology, it can be easily aligned with the electrode 4 of the semiconductor integrated circuit chip. After aligning the leads 3 and the electrodes 4, a large number of terminals can be connected at once by thermocompression bonding or the like. In other words, there is no need to connect each wire one by one using the wire bonding method as in the past, improving productivity.
 This has the effect of reducing manufacturing costs.
  さらに、半導体集積回路チツプ1の裏側(図中
下面)にはヒートシンク6が直接取付られてい
る。上述の枠は、セラミツク枠にタングステンや
モリブデンなどの高耐熱金属を用いたペーストを
印刷焼成することにより容易に製造可能である。  Further, a heat sink 6 is directly attached to the back side of the semiconductor integrated circuit chip 1 (lower side in the figure). The above-mentioned frame can be easily manufactured by printing and firing a paste using a highly heat-resistant metal such as tungsten or molybdenum on a ceramic frame.
  シール板およびヒートシンクの取付けは半田付
けや溶接によつて可能である。この場合は、前述
の効果に加えて封止を行うことにより取り扱いが
容易となり、かつ信頼性も向上する利点がある。  The seal plate and heat sink can be attached by soldering or welding. In this case, in addition to the above-mentioned effects, sealing has the advantage of facilitating handling and improving reliability.
  以上のように、本発明は、半導体集積回路チツ
プを段差のある絶縁性の額縁状の枠で囲み、この
枠の下段に半導体集積回路チツプの電極と接続す
るリード線を設けて接続し、上段には半導体集積
回路チツプのシール板を取付け、下面にヒートシ
ンクを設けているので、半導体集積回路装置の生
産性を向上し、シール板によつて半導体集積回路
チツプを保護し、熱の放散性を高めて許容電力を
大きくすることができる。  As described above, the present invention surrounds a semiconductor integrated circuit chip with an insulating frame-like frame with steps, provides lead wires to connect to the electrodes of the semiconductor integrated circuit chip in the lower part of the frame, and connects the semiconductor integrated circuit chip with the electrodes of the semiconductor integrated circuit chip in the upper part. A seal plate for the semiconductor integrated circuit chip is attached to the holder, and a heat sink is provided on the bottom surface, which improves the productivity of semiconductor integrated circuit devices.The seal plate protects the semiconductor integrated circuit chip and improves heat dissipation. It is possible to increase the allowable power by increasing the power consumption.
  第1図は本発明一実施例を示す組立前の斜視
図。第2図は実施例の組立後の断面図。  1……半導体集積回路チツプ、2……枠、3…
…リード、4……半導体集積回路チツプの電極、
5……シール板、6……ヒートシンク、21……
入出力端子、22……導体、23……電極。  FIG. 1 is a perspective view of an embodiment of the present invention before assembly. FIG. 2 is a sectional view of the embodiment after assembly. 1... Semiconductor integrated circuit chip, 2... Frame, 3...
 ...lead, 4...electrode of semiconductor integrated circuit chip,
 5... Seal plate, 6... Heat sink, 21...
 Input/output terminal, 22...conductor, 23...electrode.
| Application Number | Priority Date | Filing Date | Title | 
|---|---|---|---|
| JP56133959AJPS5835952A (en) | 1981-08-28 | 1981-08-28 | Semiconductor integrated circuit device | 
| Application Number | Priority Date | Filing Date | Title | 
|---|---|---|---|
| JP56133959AJPS5835952A (en) | 1981-08-28 | 1981-08-28 | Semiconductor integrated circuit device | 
| Publication Number | Publication Date | 
|---|---|
| JPS5835952A JPS5835952A (en) | 1983-03-02 | 
| JPS6236385B2true JPS6236385B2 (en) | 1987-08-06 | 
| Application Number | Title | Priority Date | Filing Date | 
|---|---|---|---|
| JP56133959AGrantedJPS5835952A (en) | 1981-08-28 | 1981-08-28 | Semiconductor integrated circuit device | 
| Country | Link | 
|---|---|
| JP (1) | JPS5835952A (en) | 
| Publication number | Priority date | Publication date | Assignee | Title | 
|---|---|---|---|---|
| JPS6437042A (en)* | 1987-07-31 | 1989-02-07 | Ibiden Co Ltd | Substrate for carrying electronic component | 
| CN103733484B (en)* | 2011-11-09 | 2016-03-02 | 三菱电机株式会社 | rotating electrical machine | 
| Publication number | Priority date | Publication date | Assignee | Title | 
|---|---|---|---|---|
| JPS4728441U (en)* | 1971-04-14 | 1972-12-01 | ||
| JPS5718345B2 (en)* | 1972-10-04 | 1982-04-16 | ||
| JPS5117667A (en)* | 1974-08-05 | 1976-02-12 | Matsushita Electric Industrial Co Ltd | Handotaisochino seizohoho | 
| JPS5341177A (en)* | 1976-09-28 | 1978-04-14 | Nec Corp | Mounting method of electronic parts | 
| JPS605223B2 (en)* | 1978-05-15 | 1985-02-08 | 日本特殊陶業株式会社 | Leadless package for mounting semiconductor chips | 
| JPS5669897A (en)* | 1979-11-09 | 1981-06-11 | Nippon Electric Co | High density package structure | 
| Publication number | Publication date | 
|---|---|
| JPS5835952A (en) | 1983-03-02 | 
| Publication | Publication Date | Title | 
|---|---|---|
| JP2664754B2 (en) | High density electronic package and method of manufacturing the same | |
| US4891687A (en) | Multi-layer molded plastic IC package | |
| US5637828A (en) | High density semiconductor package | |
| EP0594395B1 (en) | Semiconductor power module | |
| KR101505551B1 (en) | Semiconductor power module package with temperature sensor mounted thereon and method of fabricating the same | |
| JPH10200012A (en) | Package of ball grid array semiconductor and its manufacturing method | |
| US5309322A (en) | Leadframe strip for semiconductor packages and method | |
| US5548087A (en) | Molded plastic packaging of electronic devices | |
| JPH09326450A (en) | Semiconductor device and manufacturing method thereof | |
| TW200933868A (en) | Stacked chip package structure | |
| KR100207902B1 (en) | Multi chip package using lead frame | |
| EP0081419A2 (en) | High lead count hermetic mass bond integrated circuit carrier | |
| JPS6236385B2 (en) | ||
| EP0474224B1 (en) | Semiconductor device comprising a plurality of semiconductor chips | |
| JPH03109760A (en) | semiconductor equipment | |
| JPH05226575A (en) | Semiconductor device | |
| JPH06216492A (en) | Electronic device | |
| KR200225040Y1 (en) | Stacked Semiconductor Packages | |
| JPH11145379A (en) | Semiconductor device mounting structure and method of manufacturing the same | |
| KR100308393B1 (en) | Semiconductor Package and Manufacturing Method | |
| JPH04159767A (en) | Hybrid integrated circuit | |
| KR19980025868A (en) | Metal Ball Grid Array Package | |
| JPH09232378A (en) | Semiconductor chip mounting structure | |
| JPH0342864A (en) | High integration semiconductor device | |
| JPH0689915A (en) | Semiconductor chip and mounting structure therefor |