【0001】[0001]
【発明の属する技術分野】本発明は、半導体集積回路、
さらにはそれにおける消費電流の低減化技術に関し、例
えば通信用LSIに適用して有効な技術に関する。[0001] The present invention relates to a semiconductor integrated circuit,
Furthermore, the present invention relates to a technology for reducing current consumption in the device, and a technology effective when applied to, for example, a communication LSI.
【0002】[0002]
【従来の技術】ISDNは、加入者線(従来、アナログ
音声信号伝送に用いられていたもので、電話線とも称さ
れる)を用いて144kbps(2つの64kbpsの
Bチャネルと16kbpsのDチャネル)の高速ディジ
タル伝送を可能とする。そのようなISDNにおいて使
用されるDSU(ディジタル・サービス・ユニット)
は、受信部及び送信部を含み、この受信部と送信部とが
経時的に切り換えて動作されるようになっている。受信
部は、回線側から入力されたアナログ信号をディジタル
信号に変換するためのA/D変換器を含む。2. Description of the Related Art ISDN is 144 kbps (two 64 kbps B channels and 16 kbps D channels) using a subscriber line (conventionally used for analog voice signal transmission, also called a telephone line). High-speed digital transmission. DSU (Digital Service Unit) used in such ISDN
Includes a receiving unit and a transmitting unit, and the receiving unit and the transmitting unit are switched over and operated over time. The receiving unit includes an A / D converter for converting an analog signal input from the line side into a digital signal.
【0003】尚、ISDNについて記載された文献の例
としては、特開昭62−287793号公報がある。As an example of a document describing ISDN, there is JP-A-62-287793.
【0004】[0004]
【発明が解決しようとする課題】アナログ信号をディジ
タル信号に変換するA/D変換器に含まれる増幅回路
(以下、「アンプ」という)は、所定の直流出力電圧を
基準に交流信号を出力する。従って出力端子からは、ア
ンプに信号入力が無くても所定の直流電圧が出力されて
いる。An amplifying circuit (hereinafter, referred to as "amplifier") included in an A / D converter for converting an analog signal into a digital signal outputs an AC signal based on a predetermined DC output voltage. . Therefore, a predetermined DC voltage is output from the output terminal even if there is no signal input to the amplifier.
【0005】DSUに適用される通信用LSIの消費電
流の低減化を図ることについて本願発明者が検討したと
ころ、スタンバイモードにおいて、回路の消費電流を遮
断してしまうのが効果的であるが、そうすると、スタン
バイモードから通常動作モードに復帰する際に、アンプ
の直流出力電圧が所定の中心レベルにまで戻るのに時間
がかかってしまう。特にDSUのように、スタンバイモ
ードから復帰して直ぐに所定の動作を行わなければなら
ないような回路では、セトリング不足で不都合を生ず
る。The inventors of the present application have studied to reduce the current consumption of the communication LSI applied to the DSU, and it is effective to cut off the current consumption of the circuit in the standby mode. Then, when returning from the standby mode to the normal operation mode, it takes time for the DC output voltage of the amplifier to return to the predetermined center level. In particular, in a circuit such as a DSU in which a predetermined operation must be performed immediately after returning from the standby mode, inconvenience occurs due to insufficient settling.
【0006】本発明の目的は、消費電流の低減を図るこ
とができ、且つ、スタンバイモードからの復帰の際にセ
トリング不足が生じないようにするための技術を提供す
ることにある。An object of the present invention is to provide a technique capable of reducing current consumption and preventing insufficient settling upon returning from a standby mode.
【0007】[0007]
【課題を解決するための手段】本願において開示される
発明のうち代表的なものの概要を簡単に説明すれば下記
の通りである。The following is a brief description of an outline of a typical invention among the inventions disclosed in the present application.
【0008】すなわち、回線を介して入力されたアナロ
グ信号を増幅するアンプと、上記アンプの出力信号を所
定の参照電位と比較するための比較回路と、上記比較回
路の出力信号をエンコードするエンコーダとを含んで成
るA/D変換器(103)を備えた受信部と、上記回線
に送信すべき信号を出力するための送信回路(20)
と、上記受信部と上記送信回路とを交互にスタンバイ状
態に制御可能な制御回路(104)とを含んで半導体集
積回路が形成されるとき、通常動作時に入力された信号
に応じて出力電圧レベルが変化される場合の出力電圧の
中心レベルをスタンバイ時に維持できる範囲内で、上記
受信部のスタンバイ時に上記アンプに流れる電流を減少
させるための電流調整手段(33)を設ける。That is, an amplifier for amplifying an analog signal input via a line, a comparison circuit for comparing an output signal of the amplifier with a predetermined reference potential, and an encoder for encoding an output signal of the comparison circuit And a transmission circuit (20) for outputting a signal to be transmitted to the line, provided with an A / D converter (103) comprising:
And a control circuit (104) capable of alternately controlling the receiving unit and the transmitting circuit to a standby state, when the semiconductor integrated circuit is formed, the output voltage level according to the signal input during normal operation Current adjusting means (33) for reducing the current flowing through the amplifier during standby of the receiving unit within a range in which the center level of the output voltage when the voltage is changed can be maintained during standby.
【0009】上記した手段によれば、電流調整手段は、
通常動作時に入力された信号に応じて出力電圧レベルが
変化される場合の出力電圧の中心レベルをスタンバイ時
に維持できる範囲内で、上記受信部のスタンバイ時に上
記アンプに流れる電流を減少させるようにしているの
で、スタンバイ時の消費電流の低減を図ることができ、
且つ、スタンバイモードからの復帰の際にセトリング不
足が生じないようにすることができる。According to the above means, the current adjusting means is
As long as the center level of the output voltage can be maintained at the time of standby when the output voltage level is changed in accordance with the signal input during the normal operation, the current flowing through the amplifier at the time of standby of the receiving unit is reduced. The current consumption during standby can be reduced,
In addition, when returning from the standby mode, insufficient settling can be prevented.
【0010】また、通常動作時に入力された信号に応じ
て出力電圧レベルが変化される場合の出力電圧の中心レ
ベルをスタンバイ時に維持できる範囲内で、上記受信部
のスタンバイ時に上記アンプに流れる電流を減少させる
ための第1電流調整手段(33)と、上記受信部のスタ
ンバイ時に、第1電流調整手段に対応して上記コンパレ
ータに流れる電流を減少させるための第2電流調整手段
(28〜30)とを設けることで、スタンバイ時の消費
電流をさらに低減することができる。The current flowing through the amplifier at the time of standby of the receiving unit is set within a range in which the center level of the output voltage when the output voltage level is changed according to the signal input during the normal operation can be maintained at the time of standby. First current adjusting means (33) for reducing the current, and second current adjusting means (28-30) for reducing the current flowing through the comparator corresponding to the first current adjusting means when the receiving section is in standby mode. By providing the above, the current consumption during standby can be further reduced.
【0011】通常動作時に入力された信号に応じて出力
電圧レベルが変化される場合の出力電圧の中心レベルを
スタンバイ時に維持できる範囲内で、上記受信部のスタ
ンバイ時に上記アンプに流れる電流を減少させるための
第1電流調整手段(33)と、上記受信部のスタンバイ
時に、上記第1電流調整手段に対応して上記コンパレー
タに流れる電流を減少させるための第2電流調整手段
(28〜30)と、上記受信部のスタンバイ時に、上記
第1電流調整手段に対応して上記エンコーダに流れる電
流を減少させるための第3電流調整手段(35)とを設
けることで、スタンバイ時の消費電流をいっそう低減す
ることができる。[0011] The current flowing through the amplifier at the time of standby of the receiving unit is reduced within a range where the center level of the output voltage when the output voltage level is changed according to the signal input during the normal operation can be maintained at the time of standby. Current adjusting means (33), and second current adjusting means (28-30) for reducing the current flowing through the comparator corresponding to the first current adjusting means during standby of the receiving section. By providing a third current adjusting means (35) for reducing the current flowing through the encoder corresponding to the first current adjusting means when the receiving section is in a standby state, current consumption in the standby state is further reduced. can do.
【0012】[0012]
【発明の実施の形態】図4には、本発明にかかる半導体
集積回路の一例である通信用LSIが適用されるISD
Nのシステム構成が示される。FIG. 4 shows an ISD to which a communication LSI as an example of a semiconductor integrated circuit according to the present invention is applied.
N system configurations are shown.
【0013】ISDNは、加入者線(従来、アナログ音
声信号伝送に用いられていたもので、電話線とも称され
る)を用いて144kbps(2つの64kbpsのB
チャネルと16kbpsのDチャネル)の高速ディジタ
ル伝送を可能とする。電話局における局内網終端装置
(OCU)1に結合された加入者線はU点とされ、この
U点では、メンテナンスビットも含めて160kbps
でデータ転送される。加入者線(電話線)は、DSU
(ディジタル・サービス・ユニット)2で終端されて、
ユーザ網インタフェースであるS/T点につながる。T
点は、DSU2とPBX(構内交換機)3との間のイン
タフェースであり、S点は、PBX3とISDN端末4
との間のインタフェースである。S点及びT点は、互い
に同一のインタフェース仕様であり、その転送速度は1
92bpsである。特に、S点では、ISDN端末4を
最大で8台まで接続可能とされる。S/T点インタフェ
ース用LSIは、データ転送に関するプロトコル制御を
行うものであり、物理レイヤに近く、パルス信号の送受
信を行うドライバ/レシーバを含むレイヤ1制御と、H
DLC(High level Data Link Control)等のプロトコ
ル制御を行うレイヤ2、各種制御や、更に上位のプロト
コルを扱うマイクロコンピュータとのインタフェースな
どで構成される。 レイヤ1やレイヤ2の一部には、C
PU(中央処理装置),ROM(リード・オンリ・メモ
リ),RAM(ランダム・アクセス・メモリ),タイマ
等が用いられ、内蔵ファームウェアによるマイクロコン
ピュータ制御により動作される。ISDN uses 144 kbps (two 64 kbps B lines) using a subscriber line (conventionally used for analog voice signal transmission and also referred to as a telephone line).
Channel and 16 kbps D channel). The subscriber line connected to the OCU 1 in the central office is referred to as a U point. At the U point, 160 kbps including a maintenance bit is included.
Is transferred. The subscriber line (telephone line) is DSU
(Digital Service Unit) 2
It leads to the S / T point which is a user network interface. T
The point is an interface between the DSU 2 and the PBX (private branch exchange) 3, and the point S is the PBX 3 and the ISDN terminal 4.
Is the interface between The S point and the T point have the same interface specifications as each other, and the transfer speed is 1
It is 92 bps. In particular, at the point S, up to eight ISDN terminals 4 can be connected. The S / T point interface LSI performs protocol control related to data transfer, is close to the physical layer, and includes layer 1 control including a driver / receiver for transmitting and receiving pulse signals, and H
It is composed of Layer 2, which performs protocol control such as DLC (High Level Data Link Control), various controls, and an interface with a microcomputer that handles higher-level protocols. Layer 1 and part of layer 2 include C
A PU (central processing unit), a ROM (read only memory), a RAM (random access memory), a timer, and the like are used, and are operated by microcomputer control by built-in firmware.
【0014】図1には上記DSU2の構成例が示され
る。FIG. 1 shows an example of the configuration of the DSU 2.
【0015】図1に示されるようにDSU2は、特に制
限されないが、回線側との信号のやり取りを可能にする
トランス300と、このトランス300を介して回線側
から伝達された信号を取り込むための受信部10と、ト
ランス300を介して回線側へ信号を送出するための送
信部20と、上記A/D変換器103の出力信号を取り
込んで信号処理を行うとともに、上記受信部10及び送
信部20の動作を制御するためのDSP(ディジタル・
シグナル・プロセッサ)104とを含む。特に制限され
ないが、トランス300を除く各ブロックは、1個の通
信用LSIとして、公知の半導体集積回路製造技術によ
り、単結晶シリコン基板などの一つの半導体基板に形成
される。As shown in FIG. 1, the DSU 2 includes, but is not limited to, a transformer 300 capable of exchanging signals with the line side, and a signal for taking in a signal transmitted from the line side via the transformer 300. A receiving unit 10, a transmitting unit 20 for transmitting a signal to a line side via a transformer 300, and a signal processing unit that captures an output signal of the A / D converter 103 and performs signal processing. 20 for controlling the operation of the
A signal processor) 104. Although not particularly limited, each block except the transformer 300 is formed as one communication LSI on one semiconductor substrate such as a single crystal silicon substrate by a known semiconductor integrated circuit manufacturing technique.
【0016】ここで、受信部10と送信部20とは交互
に動作される。つまり、受信部10が回線側から信号を
取り込んでいる期間は、スタンバイ信号STBY1によ
り送信部20は停止される。一方、送信部20から信号
出力が行われるとき、スタンバイ信号STBY2の制御
により受信側2による信号取り込みは行われない。Here, the receiving unit 10 and the transmitting unit 20 are operated alternately. That is, while the receiving unit 10 is taking in the signal from the line side, the transmitting unit 20 is stopped by the standby signal STBY1. On the other hand, when the signal is output from the transmission unit 20, the reception side 2 does not capture the signal under the control of the standby signal STBY2.
【0017】受信部10は、特に制限されないが、トラ
ンス300を介して入力された信号を増幅してその波形
を調整するための増幅調整部101、この増幅調整部1
01の出力信号のフィルタリングを行うプレフィルタ1
02、及びこのプレフィルタ102の出力信号をディジ
タル信号に変換するためのA/D(アナログ/ディジタ
ル)変換器103を含む。Although not particularly limited, the receiving unit 10 amplifies the signal input via the transformer 300 and adjusts the waveform thereof, and the amplification adjusting unit 101 and the amplification adjusting unit 1
Prefilter 1 for filtering output signal 01
02, and an A / D (analog / digital) converter 103 for converting the output signal of the prefilter 102 into a digital signal.
【0018】図2には上記A/D変換器103の構成例
が示される。FIG. 2 shows a configuration example of the A / D converter 103.
【0019】図2に示されるように、A/D変換器10
3は、プレフィルタ102の出力信号をバッファリング
するためのアンプ21と、その後段に配置されたコンパ
レータ22,23,24と、このコンパレータ22,2
3,24の出力信号をエンコードするためのエンコーダ
31とを含む。アンプ21は、特に制限されないが、反
転入力端子と出力端子とが結合されたボルテージホロワ
とされる。As shown in FIG. 2, the A / D converter 10
Reference numeral 3 denotes an amplifier 21 for buffering the output signal of the pre-filter 102, comparators 22, 23, and 24 arranged at the subsequent stage, and the comparators 22, 2
And an encoder 31 for encoding the output signals of the third and fourth output signals. Although not particularly limited, the amplifier 21 is a voltage follower in which an inverting input terminal and an output terminal are coupled.
【0020】上記アンプ21の出力信号は、コンパレー
タ22,23,24の非反転入力端子に伝達される。コ
ンパレータ22,23,24の反転入力端子には、それ
ぞれ「−1」を示すレベルの参照電位、「0」を示すレ
ベルの参照電位、「1」を示すレベルの参照電位が入力
される。それにより、コンパレータ22では、上記アン
プ21の出力信号が「−1」を越える場合が検出され、
コンパレータ22では、上記アンプ21の出力信号が
「0」を越える場合が検出され、コンパレータ22で
は、上記アンプ21の出力信号が「0」を越える場合が
検出される。The output signal of the amplifier 21 is transmitted to the non-inverting input terminals of the comparators 22, 23 and 24. The reference potential of the level indicating “−1”, the reference potential of the level indicating “0”, and the reference potential of the level indicating “1” are input to the inverting input terminals of the comparators 22, 23 and 24, respectively. Thus, the comparator 22 detects a case where the output signal of the amplifier 21 exceeds “−1”,
The comparator 22 detects a case where the output signal of the amplifier 21 exceeds “0”, and the comparator 22 detects a case where the output signal of the amplifier 21 exceeds “0”.
【0021】そして、定電流源32,33が並列接続さ
れており、アンプ21の動作のために供給される電流
は、この定電流源32,33を介してアンプ21に供給
される。定電流源33には、DSP104からのスタン
バイ信号STBY1が伝達されるようになっている。こ
のスタンバイ信号STBY1がハイレベルのとき、定電
流源33の動作が停止され、アンプ21に供給されるの
は定電流源32を介して流れる電流のみに減少される。
スタンバイ信号STBYがハイレベルにアサートされて
定電流源33の動作が停止された場合の電流量を通常動
作時に対してどれくらいにするかは、以下のようにセト
リングとの関係で決定される。The constant current sources 32 and 33 are connected in parallel, and the current supplied for the operation of the amplifier 21 is supplied to the amplifier 21 via the constant current sources 32 and 33. The standby signal STBY1 from the DSP 104 is transmitted to the constant current source 33. When the standby signal STBY1 is at the high level, the operation of the constant current source 33 is stopped, and the current supplied to the amplifier 21 is reduced to only the current flowing through the constant current source 32.
The amount of current when the operation of the constant current source 33 is stopped by the assertion of the standby signal STBY to a high level relative to the normal operation is determined in relation to settling as follows.
【0022】アンプ21は、動作時において所定の中心
レベルの直流電圧を出力しており、プレフィルタ102
から交流信号が伝達された場合に、中心レベルを基準に
信号を出力するようになっている。従って、スタンバイ
信号STBY1がハイレベルとなり、定電流源33の動
作が停止されて、アンプ21に流れる電流が減少された
場合でも、上記中心レベルが維持される範囲で可能な限
り少ない値に設定される。これは次の理由による。The amplifier 21 outputs a DC voltage of a predetermined center level during operation.
When an AC signal is transmitted from the controller, a signal is output based on the center level. Therefore, even when the standby signal STBY1 becomes high level, the operation of the constant current source 33 is stopped, and the current flowing through the amplifier 21 is reduced, the value is set to a value as small as possible within a range in which the center level is maintained. You. This is for the following reason.
【0023】例えば、定電流源32に流れる電流量が非
常に少ない場合には、定電流源33がオフされたとき
に、上記中心レベルが変化してしまうことが考えられ、
そうすると、スタンバイ状態から通常動作状態に戻る際
に、アンプ21の出力電圧が上記中心レベルにまで上昇
するのに時間がかかってしまう。換言すれば、スタンバ
イ解除後にアンプ21のセトリング不足が起こってしま
う。そこで、定電流源33の動作が停止されて、アンプ
21に流れる電流が減少された場合でも、上記中心電圧
が維持される範囲で可能な限り少ない値に設定すること
で、アンプ21のセトリング不足を排除している。For example, when the amount of current flowing through the constant current source 32 is very small, the center level may change when the constant current source 33 is turned off.
Then, when returning from the standby state to the normal operation state, it takes time for the output voltage of the amplifier 21 to rise to the central level. In other words, settling of the amplifier 21 may be insufficient after the standby mode is released. Therefore, even when the operation of the constant current source 33 is stopped and the current flowing through the amplifier 21 is reduced, the settling of the amplifier 21 is insufficient by setting the value as small as possible within the range where the center voltage is maintained. Has been eliminated.
【0024】また、図2に示される構成例では、コンパ
レータ25,26,24に、それぞれ定電流源28,2
9,30が並列接続され、この定電流源28,29,3
0が、スタンバイ信号STBY1により動作停止される
ことで、コンパレータ22,23,30に流れる電流が
低減される。定電流源28,29,30に流れる電流
も、上記アンプ21の場合と同様に、セトリング不足が
起こらない範囲で決定される。In the configuration example shown in FIG. 2, the comparators 25, 26, and 24 have constant current sources 28, 2 respectively.
9, 30 are connected in parallel, and the constant current sources 28, 29, 3
0 is stopped by the standby signal STBY1, so that the current flowing through the comparators 22, 23, and 30 is reduced. The currents flowing through the constant current sources 28, 29, and 30 are also determined in a range where settling is not insufficient, as in the case of the amplifier 21.
【0025】そして、エンコーダ31に定電流源34が
設けられ、この定電流源34に定電流源35が並列接続
され、この定電流源35が、スタンバイ信号STBY1
により動作停止されることで、エンコーダ31に流れる
電流が低減される。定電流源34に流れる電流も、上記
アンプ21の場合と同様に、セトリング不足が起こらな
い範囲で決定される。The encoder 31 is provided with a constant current source 34, and a constant current source 35 is connected in parallel to the constant current source 34. The constant current source 35 is connected to the standby signal STBY1.
As a result, the current flowing through the encoder 31 is reduced. The current flowing through the constant current source 34 is determined within a range where settling is not insufficient, as in the case of the amplifier 21.
【0026】上記の例によれば以下の作用効果が得られ
る。According to the above example, the following functions and effects can be obtained.
【0027】(1)定電流源32に加えて定電流源33
が設けられることにより、通常動作時に入力された信号
に応じて出力電圧レベルが変化される場合の出力電圧の
中心レベルをスタンバイ時に維持できる範囲内で、受信
部10のスタンバイ時にアンプ21に流れる電流を減少
させることができ、それにより、スタンバイ時の消費電
流の低減を図ることができ、且つ、スタンバイモードか
らの復帰の際にセトリング不足が生じないようにするこ
とができる。(1) In addition to the constant current source 32, a constant current source 33
Is provided, the current flowing through the amplifier 21 when the receiving unit 10 is on standby is within a range where the center level of the output voltage when the output voltage level is changed according to the signal input during normal operation can be maintained on standby. , The current consumption during standby can be reduced, and insufficient settling can be prevented when returning from the standby mode.
【0028】(2)上記受信部10のスタンバイ時に、
定電流源33に対応してコンパレータに22〜24に流
れる電流を減少させるための定電流源28〜30が設け
られることで、スタンバイ時の消費電流をさらに低減す
ることができる。(2) When the receiving unit 10 is on standby,
By providing the constant current sources 28 to 30 for reducing the current flowing to the comparators 22 to 24 in correspondence with the constant current source 33, the current consumption during standby can be further reduced.
【0029】(3)そして、上記受信部10のスタンバ
イ時に、定電流源33に対応してコンパレータに22〜
24に流れる電流を減少させるための定電流源28〜3
0や、定電流源33に対応してエンコーダ31に流れる
電流を減少させるための定電流源35を設けることで、
スタンバイ時の消費電流をいっそう低減することができ
る。(3) When the receiving unit 10 is on standby, the comparators 22 to 22 correspond to the constant current source 33.
Constant current sources 28 to 3 for reducing the current flowing through 24
By providing a constant current source 35 for reducing the current flowing through the encoder 31 corresponding to 0 or the constant current source 33,
Current consumption during standby can be further reduced.
【0030】以上本発明者によってなされた発明を実施
例に基づき具体的に説明したが、本発明は上記実施例に
限定されるものではなく、その要旨を逸脱しない範囲で
種々変更可能であることはいうまでもない。Although the invention made by the present inventors has been specifically described based on the embodiments, the present invention is not limited to the above-described embodiments, and can be variously modified without departing from the gist thereof. Needless to say.
【0031】例えば、スタンバイ信号STBY1に基づ
いて定電流源のバイアス電圧のレベルを変化させること
で、アンプ等に流れる電流を低減するようにしてもよ
い。For example, the current flowing through the amplifier or the like may be reduced by changing the level of the bias voltage of the constant current source based on the standby signal STBY1.
【0032】図3にはこの場合の構成例が示される。FIG. 3 shows an example of the configuration in this case.
【0033】アンプ41の非反転入力端子には所定のバ
イアス電圧VBが入力される。このアンプ41の出力端
子に、抵抗42,43,44の直列回路が結合される。
抵抗42,43の接続ノードから第1タップT1が引き
出され、抵抗43,44の接続ノードから第2タップT
2が引き出される。抵抗の分圧比の関係で、第1タップ
T1の電圧と、第2タップT2の電圧とは異なる。第1
タップT1の電圧レベルをV1とし、第2タップT2の
電圧をV2とするとき、V1>V2の関係にある。この
第1タップT1の電圧と、第2タップT2の電圧とを選
択的に定電流源330に伝達するためのスイッチ45が
設けられる。このスイッチ45の動作制御は、DSP1
04から供給されるスタンバイ信号STBY1によって
行われる。例えばスタンバイ信号STBY1がハイレベ
ルにアサートされて受信部10がスタンバイ状態にされ
る場合には、スイッチ45により第2タップT2の電圧
が選択され、それが定電流源330に伝達される。ま
た、スタンバイ信号STBY1がローレベルにネゲート
されて受信部10が通常動作状態に復帰される場合に
は、スイッチ45により第1タップT1の電圧が選択さ
れ、それが定電流源330に伝達される。定電流源33
0は、特に制限されないが、1個のnチャンネル型MO
Sトランジスタによって形成され、このnチャンネル型
MOSトランジスタのゲート電極に、上記スイッチ45
によって選択された電圧がバイアス電圧VB’として入
力される。これにより、スタンバイ信号STBY1に基
づいて定電流源330の電流量を制御することができ
る。この場合、スイッチ45が、本発明における電流調
整手段に対応する。A predetermined bias voltage VB is input to the non-inverting input terminal of the amplifier 41. A series circuit of resistors 42, 43 and 44 is coupled to the output terminal of the amplifier 41.
The first tap T1 is drawn out from the connection node between the resistors 42 and 43, and the second tap T1 is drawn from the connection node between the resistors 43 and 44.
2 is pulled out. The voltage of the first tap T1 and the voltage of the second tap T2 are different due to the relationship of the voltage division ratio of the resistor. First
When the voltage level of the tap T1 is V1 and the voltage of the second tap T2 is V2, the relationship is V1> V2. A switch 45 for selectively transmitting the voltage of the first tap T1 and the voltage of the second tap T2 to the constant current source 330 is provided. The operation of the switch 45 is controlled by the DSP 1
This is carried out by a standby signal STBY1 supplied from the control circuit 04. For example, when the standby signal STBY1 is asserted to a high level and the receiving unit 10 is set to the standby state, the voltage of the second tap T2 is selected by the switch 45 and transmitted to the constant current source 330. Further, when the standby signal STBY1 is negated to a low level and the receiving unit 10 is returned to the normal operation state, the voltage of the first tap T1 is selected by the switch 45 and transmitted to the constant current source 330. . Constant current source 33
0 is not particularly limited, but one n-channel type MO
The switch 45 is formed by an S-transistor.
Is input as the bias voltage VB ′. Thus, the amount of current of constant current source 330 can be controlled based on standby signal STBY1. In this case, the switch 45 corresponds to the current adjusting unit in the present invention.
【0034】尚、コンパレータ22,23,24、及び
エンコーダ31に定電流を供給するための定電流源につ
いても、図3に示される定電流源330と同様にそれぞ
れ1個のnチャンネル型MOSトランジスタで形成し、
そのゲート電極に、スイッチ45によって選択された電
圧VB’を供給することができる。A constant current source for supplying a constant current to the comparators 22, 23, and 24 and the encoder 31 also has one n-channel MOS transistor in the same manner as the constant current source 330 shown in FIG. Formed by
The voltage VB ′ selected by the switch 45 can be supplied to the gate electrode.
【0035】また、コンパレータ22〜24の定電流
源、及びエンコーダ31の定電流源については、スタン
バイ信号STBY1の論理にかかわらず、電流量を一定
に保つようにしても良い。Further, the constant current sources of the comparators 22 to 24 and the constant current source of the encoder 31 may keep the current amount constant irrespective of the logic of the standby signal STBY1.
【0036】以上の説明では主として本発明者によって
なされた発明をその背景となった利用分野である通信用
LSIに適用した場合について説明したが、本発明はそ
れに限定されるものではなく、各種半導体集積回路に適
用することができる。In the above description, the case where the invention made by the present inventor is mainly applied to a communication LSI which is a background of application has been described. However, the present invention is not limited to this, and various types of semiconductors can be used. It can be applied to integrated circuits.
【0037】本発明は、少なくともA/D変換器を備え
ることを条件に適用することができる。The present invention can be applied on condition that at least an A / D converter is provided.
【0038】[0038]
【発明の効果】本願において開示される発明のうち代表
的なものによって得られる効果を簡単に説明すれば下記
の通りである。The effects obtained by typical ones of the inventions disclosed in the present application will be briefly described as follows.
【0039】すなわち、通常動作時に入力された信号に
応じて出力電圧レベルが変化される場合の出力電圧の中
心レベルをスタンバイ時に維持できる範囲内で、受信部
のスタンバイ時に上記アンプに流れる電流を減少させる
ための電流調整手段を設けたことにより、通常動作時に
入力された信号に応じて出力電圧レベルが変化される場
合の出力電圧の中心レベルをスタンバイ時に維持できる
範囲内で、上記受信部のスタンバイ時にアンプに流れる
電流が減少されることから、スタンバイ時の消費電流の
低減を図ることができ、且つ、スタンバイモードからの
復帰の際にセトリング不足が生じないようにすることが
できる。That is, the current flowing through the amplifier at the time of standby of the receiving unit is reduced within a range where the center level of the output voltage when the output voltage level is changed according to the signal input during the normal operation can be maintained at the time of standby. By providing the current adjusting means for causing the receiving unit to be in a standby state, the center level of the output voltage when the output voltage level is changed according to the signal input during the normal operation can be maintained in the standby state. Since the current flowing through the amplifier is sometimes reduced, the current consumption during standby can be reduced, and insufficient settling can be prevented when returning from the standby mode.
【0040】また、上記第1電流調整手段に加えて、上
記受信部のスタンバイ時に、第1電流調整手段に対応し
て上記コンパレータに流れる電流を減少させるための第
2電流調整手段を設けることで、スタンバイ時の消費電
流をさらに低減することができる。Further, in addition to the first current adjusting means, a second current adjusting means for reducing the current flowing through the comparator corresponding to the first current adjusting means at the time of standby of the receiving section is provided. In addition, current consumption during standby can be further reduced.
【0041】そして、上記第1電流調整手段及び第2電
流調整手段に加えて、上記受信部のスタンバイ時に、上
記第1電流調整手段に対応して上記エンコーダに流れる
電流を減少させるための第3電流調整手段を設けること
で、スタンバイ時の消費電流をいっそう低減することが
できる。Further, in addition to the first current adjusting means and the second current adjusting means, a third means for reducing the current flowing through the encoder corresponding to the first current adjusting means when the receiving section is in a standby state. By providing the current adjusting means, the current consumption during standby can be further reduced.
【図1】本発明にかかる半導体集積回路の一例である通
信用LSIの構成例ブロック図である。FIG. 1 is a block diagram illustrating a configuration example of a communication LSI which is an example of a semiconductor integrated circuit according to the present invention.
【図2】上記通信用LSIにおける主要部の構成例回路
図である。FIG. 2 is a circuit diagram showing a configuration example of a main part of the communication LSI.
【図3】上記通信用LSIにおける主要部の別の構成例
回路図である。FIG. 3 is a circuit diagram illustrating another configuration example of a main part of the communication LSI.
【図4】上記通信用LSIを含むISDNのシステム構
成例ブロック図である。FIG. 4 is a block diagram illustrating an example of a system configuration of an ISDN including the communication LSI.
10 受信部 20 送信部 25〜30,32〜35,330 定電流源 101 増幅調整部 102 プレフィルタ 103 A/D変換器 104 DSP 300 トランス DESCRIPTION OF SYMBOLS 10 Receiving part 20 Transmitting part 25-30, 32-35,330 Constant current source 101 Amplification adjustment part 102 Pre-filter 103 A / D converter 104 DSP 300 Transformer
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10160616AJPH11355387A (en) | 1998-06-09 | 1998-06-09 | Semiconductor integrated circuit |
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10160616AJPH11355387A (en) | 1998-06-09 | 1998-06-09 | Semiconductor integrated circuit |
| Publication Number | Publication Date |
|---|---|
| JPH11355387Atrue JPH11355387A (en) | 1999-12-24 |
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP10160616AWithdrawnJPH11355387A (en) | 1998-06-09 | 1998-06-09 | Semiconductor integrated circuit |
| Country | Link |
|---|---|
| JP (1) | JPH11355387A (en) |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014241422A (en)* | 2001-03-02 | 2014-12-25 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | Mixed analog and digital integrated circuits |
| WO2016076139A1 (en)* | 2014-11-14 | 2016-05-19 | ソニー株式会社 | Signal-processing device, control method, image-capturing element, and electronic apparatus |
| US9608614B2 (en) | 2013-12-27 | 2017-03-28 | Sony Semiconductor Solutions Corporation | Comparator circuit, comparator circuit control method, A/D conversion circuit, and display apparatus |
| WO2018021055A1 (en)* | 2016-07-28 | 2018-02-01 | ソニーセミコンダクタソリューションズ株式会社 | Ad converting device, ad converting method, image sensor, and electronic apparatus |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014241422A (en)* | 2001-03-02 | 2014-12-25 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | Mixed analog and digital integrated circuits |
| US9608614B2 (en) | 2013-12-27 | 2017-03-28 | Sony Semiconductor Solutions Corporation | Comparator circuit, comparator circuit control method, A/D conversion circuit, and display apparatus |
| US9906212B2 (en) | 2013-12-27 | 2018-02-27 | Sony Semiconductor Solutions Corporation | Comparator circuit, comparator circuit control method, A/D conversion circuit, and display apparatus |
| WO2016076139A1 (en)* | 2014-11-14 | 2016-05-19 | ソニー株式会社 | Signal-processing device, control method, image-capturing element, and electronic apparatus |
| JPWO2016076139A1 (en)* | 2014-11-14 | 2017-08-31 | ソニー株式会社 | Signal processing apparatus, control method, imaging device, and electronic apparatus |
| US10491845B2 (en) | 2014-11-14 | 2019-11-26 | Sony Corporation | Signal processing apparatus, control method, image pickup element, and electronic appliance with a comparison unit controlled by a control unit to provide periods of reduced electrical current |
| US11262389B2 (en) | 2014-11-14 | 2022-03-01 | Sony Corporation | Signal processing apparatus, control method, image pickup element, and electronic appliance |
| WO2018021055A1 (en)* | 2016-07-28 | 2018-02-01 | ソニーセミコンダクタソリューションズ株式会社 | Ad converting device, ad converting method, image sensor, and electronic apparatus |
| CN109478891A (en)* | 2016-07-28 | 2019-03-15 | 索尼半导体解决方案公司 | AD conversion device, AD conversion method, image sensor, and electronic device |
| JPWO2018021055A1 (en)* | 2016-07-28 | 2019-05-09 | ソニーセミコンダクタソリューションズ株式会社 | AD converter, AD conversion method, image sensor, and electronic device |
| US11240455B2 (en) | 2016-07-28 | 2022-02-01 | Sony Semiconductor Solutions Corporation | Ad conversion device, ad conversion method, image sensor, and electronic apparatus |
| CN109478891B (en)* | 2016-07-28 | 2023-07-21 | 索尼半导体解决方案公司 | AD conversion device, AD conversion method, image sensor, and electronic device |
| Publication | Publication Date | Title |
|---|---|---|
| US5063563A (en) | Communication terminal having means for controlling power transfer | |
| US10592456B2 (en) | Differential bus receiver with four-quadrant input circuit | |
| JP4259750B2 (en) | Line receiver circuit having transmission line termination impedance | |
| US7301371B2 (en) | Transmitter of a semiconductor device | |
| KR100297045B1 (en) | Output high voltage clamping circuit using low voltage differential swing in case of overload | |
| US8346192B2 (en) | Apparatus for transmitting a signal below a current transmit power in a network | |
| US5787120A (en) | Transmission method and transmitter for signals with a decoupled low level and at least one coupled high level for a telecommunication network including such a transmitter | |
| JP2001507183A (en) | Line terminal circuit for controlling the common mode voltage level on the transmission line | |
| US3980898A (en) | Sense amplifier with tri-state bus line capabilities | |
| JP3365804B2 (en) | Communication line drive circuit, interface LSI, and communication terminal device | |
| JPH11355387A (en) | Semiconductor integrated circuit | |
| US6342848B1 (en) | System for data dependent voltage bias level | |
| JPH11239233A (en) | Current controller | |
| JP2000114969A (en) | Semiconductor integrated circuit | |
| US20060019619A1 (en) | Differential signal receiver and method | |
| US11486909B2 (en) | Apparatus and system for wide-range current sensing | |
| US6377681B1 (en) | Signal line driving circuit with self-controlled power dissipation | |
| JPS61214655A (en) | Constant current line circuit | |
| US20050220293A1 (en) | Subscriber loop interface circuitry with tracking battery supply | |
| JP2002518944A (en) | D-A circuit having direct current holding function for telephone line connection and method thereof | |
| US7450712B1 (en) | Low voltage sensing and control of battery referenced transistors in subscriber loop applications | |
| KR100426440B1 (en) | Circuit for electronically generating a call impedance | |
| JP3788181B2 (en) | Information transmission circuit | |
| JP2001016277A (en) | Transmission reception circuit | |
| JPS6113794A (en) | Call loss compensation system |
| Date | Code | Title | Description |
|---|---|---|---|
| A300 | Application deemed to be withdrawn because no request for examination was validly filed | Free format text:JAPANESE INTERMEDIATE CODE: A300 Effective date:20050906 |