【0001】[0001]
【産業上の利用分野】本発明は、2入力以上の入力端子
を備えた衛星放送受信用チューナーにおける高周波信号
切り換え回路に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a high frequency signal switching circuit in a satellite broadcast receiving tuner having two or more input terminals.
【0002】[0002]
【従来の技術】従来の2入力端子を備えた衛星放送受信
用チューナーの第1中間周波信号処理部を図5に示す。
図5において構成要素として50,60は2入力端子を
有する衛星放送チューナーの第1中間周波信号の入力端
子、51,61はVHF,UHFの地上波信号を遮断す
るためのハイパスフィルタ(HPF)、52,62は第
1の第1中間周波信号増幅回路、53は第1中間周波信
号の入力端子50,60より入力された信号の内どちら
かを選択するための高周波切り換え回路、54はこのあ
との増幅回路等で多波があった場合に起こる相互変調妨
害を防止するために、予め帯域制限を行うための可変同
調バンドパスフィルタ、55は第2の第1中間増幅回
路、56は第1中間周波自動利得制御(AGC)用減衰
器、57は第1中間周波信号処理回路の出力端子であ
る。2. Description of the Related Art FIG. 5 shows a first intermediate frequency signal processing section of a conventional satellite broadcast receiving tuner having two input terminals.
In FIG. 5, as components 50 and 60 are input terminals for a first intermediate frequency signal of a satellite broadcast tuner having two input terminals, 51 and 61 are high-pass filters (HPF) for blocking ground wave signals of VHF and UHF, Reference numerals 52 and 62 are first first intermediate frequency signal amplifier circuits, 53 is a high frequency switching circuit for selecting either of the signals input from the first intermediate frequency signal input terminals 50 and 60, and 54 is the following. In order to prevent intermodulation interference that occurs when there are multiple waves in the amplifier circuit or the like, a tunable bandpass filter for performing band limitation in advance, 55 is a second first intermediate amplifier circuit, and 56 is a first intermediate amplifier circuit. An intermediate frequency automatic gain control (AGC) attenuator 57 is an output terminal of the first intermediate frequency signal processing circuit.
【0003】図6の第1中間周波信号処理部の望まれる
特性としては、まず、入力端子50,60間のアイソレ
ーションの確保であり、たとえば放送衛星(BS)と通
信衛星(CS)からの電波を入力した場合、双方周波数
帯域が重なっていれば、一方の入力端からの信号を希望
波とすれば他方の端子からの信号は妨害波となってしま
う。帯域内の妨害に対する妨害検知レベルは31dBで
あるため、2入力端子50,60間の入力信号レベル差
が約30dBまで生じることを許容して、61dB以上
のアイソレーションが必要になってくる。A desirable characteristic of the first intermediate frequency signal processing unit of FIG. 6 is to secure isolation between the input terminals 50 and 60, for example, from a broadcasting satellite (BS) and a communication satellite (CS). When radio waves are input, if both frequency bands are overlapped, if the signal from one input end is the desired wave, the signal from the other terminal becomes an interfering wave. Since the jamming detection level for jamming in the band is 31 dB, isolation of 61 dB or more is required to allow a difference in input signal level between the two input terminals 50 and 60 of up to about 30 dB.
【0004】そのために従来の高周波信号切り換え回路
53は図6のように直列の3つのダイオードを2組用い
た用いた回路を用いており、この回路は特許出願公開公
報平成4−46415号に明記されている。ここで図6
において、構成要素として1,2は図5における第1の
第1中間周波増幅回路52,62の出力のそれぞれの入
力端子、3は図5における可変同調バンドパスフィルタ
54への出力端子、12,22は第1のピンダイオー
ド、13,23は第2のピンダイオード、14,24は
第3のピンダイオード、11,21,15は直流電流阻
止用コンデンサー、16,26,17,27,18はバ
イアス抵抗、30,31は高周波切り換え回路制御用電
圧入力端子である。Therefore, the conventional high frequency signal switching circuit 53 uses a circuit using two sets of three series diodes as shown in FIG. 6, and this circuit is specified in Japanese Patent Application Publication No. Hei 4-46415. Has been done. Figure 6
5, components 1 and 2 are input terminals of the outputs of the first first intermediate frequency amplifier circuits 52 and 62 in FIG. 5, and 3 is an output terminal to the variable tuning bandpass filter 54 in FIG. 22 is the first pin diode, 13 and 23 is the second pin diode, 14 and 24 are the third pin diodes, 11, 21 and 15 are DC current blocking capacitors, 16, 26, 17, 27 and 18 are Bias resistors 30 and 31 are high frequency switching circuit control voltage input terminals.
【0005】次に従来例の高周波信号切り換え回路53
の動作を図5と図6を用いて説明する。今仮に図5の第
1中間周波入力端子50へ入力される信号を選択する
と、この選択された信号はHPF51でUHF,VHF
帯域の信号が遮断され、第1の第1中間周波増幅回路5
2で増幅された後、高周波切り換え回路53の入力端子
1に印加される。図6において入力端子1に印加された
信号は直流電流阻止用コンデンサ11を通った後、第1
のピンダイオード12に入力する。このとき、高周波切
り換え制御用電圧端子30には電圧が印加され、3つの
ピンダイオード12,13,14はオンし、高周波信号
は通過し直流電流阻止用コンデンサー15を介し、出力
端子3より出力され、一方の選択されていない入力端子
2の方のピンダイオード22,23,24は高周波信号
切り換え制御用電圧端子31に電圧が印加されないため
オフし、入力信号は遮断される。Next, a conventional high frequency signal switching circuit 53
The operation will be described with reference to FIGS. 5 and 6. If a signal input to the first intermediate frequency input terminal 50 in FIG. 5 is selected, the HPF 51 outputs the selected signal to UHF and VHF.
The band signal is cut off, and the first first intermediate frequency amplifier circuit 5
After being amplified by 2, it is applied to the input terminal 1 of the high frequency switching circuit 53. In FIG. 6, the signal applied to the input terminal 1 passes through the direct current blocking capacitor 11 and then the first
Input to the pin diode 12 of. At this time, a voltage is applied to the high frequency switching control voltage terminal 30, the three pin diodes 12, 13, 14 are turned on, the high frequency signal passes and is output from the output terminal 3 via the direct current blocking capacitor 15. The pin diodes 22, 23, 24 of one of the unselected input terminals 2 are turned off because no voltage is applied to the high frequency signal switching control voltage terminal 31, and the input signal is blocked.
【0006】また、第1中間周波入力端子50,60間
のアイソレーションを充分に確保するためには、上記の
ように高周波信号切り換え回路53の選択を制御した上
で、選択されていない入力端子60側の第1の第1中間
周波信号増幅回路61の電源を供給をしないで、第1中
間周波の入力端子60からの信号を遮断している。Further, in order to sufficiently secure the isolation between the first intermediate frequency input terminals 50 and 60, the selection of the high frequency signal switching circuit 53 is controlled as described above, and the input terminals which are not selected are selected. The power from the first first intermediate frequency signal amplification circuit 61 on the 60 side is not supplied, and the signal from the first intermediate frequency input terminal 60 is cut off.
【0007】以上の動作は、図5の第1中間周波の入力
端子60に入力される信号を選択するときでも同様であ
る。前記高周波信号切り換え回路53で選択された信号
は、出力端子3より出力され、そのあと可変同調バンド
パスフィルタ54で帯域制限された後、第2の第1中間
周波信号増幅回路55、第1中間周波AGC用減衰器5
6を経て、第1中間周波信号処理回路の出力端子57よ
り出力される。The above operation is the same when the signal input to the first intermediate frequency input terminal 60 of FIG. 5 is selected. The signal selected by the high frequency signal switching circuit 53 is output from the output terminal 3 and then band-limited by the variable tuning bandpass filter 54, and then the second first intermediate frequency signal amplification circuit 55 and the first intermediate frequency signal amplification circuit 55. AGC Attenuator 5
Then, it is output from the output terminal 57 of the first intermediate frequency signal processing circuit.
【0008】[0008]
【発明が解決しようとする課題】上記構成の高周波信号
処理回路を用いた第1中間周波信号処理回部では、可変
同調バンドパスフィルタの後の第2の第1中間周波増幅
回路55での3次歪の影響で、チューナーとして3次の
相互変調妨害特性が充分ではなかった。また、チューナ
ーの小型化のため、できるだけ回路削減を行わなければ
ならないという課題があった。In the first intermediate frequency signal processing circuit using the high frequency signal processing circuit having the above structure, the third intermediate frequency signal amplifying circuit 55 after the tunable bandpass filter is used. Due to the influence of the second-order distortion, the third-order intermodulation interference characteristic as a tuner was not sufficient. In addition, there is a problem that circuits must be reduced as much as possible in order to miniaturize the tuner.
【0009】本発明は上記課題に鑑み、高周波切り換え
回路を従来のアイソレション特性はそのまま維持した上
で、AGCの可変減衰器の機能を取り込むことにより、
第2の第1中間周波増幅回路の3次歪の軽減と、AGC
用可変減衰器の削減を目的とする。In view of the above-mentioned problems, the present invention provides a high-frequency switching circuit while maintaining the conventional isolation characteristic as it is, and by incorporating the function of the variable attenuator of the AGC,
Reduction of third-order distortion of the second first intermediate frequency amplifier circuit, and AGC
The purpose is to reduce the number of variable attenuators.
【0010】[0010]
【課題を解決するための手段】上記課題を解決するため
の本発明の高周波信号切り換え回路は、2つの入力端子
から1つの出力端子への高周波信号の第1、第2の伝送
経路において、第1の伝送経路,第2の伝送経路それぞ
れに、入力端子から見て第1と第2のピンダイオードを
同方向に向け、第3のピンダイオードを反対方向に向け
てこれらを直列に接続し、そして第3のピンダイオード
の出力端子を独立していた第1の伝送経路、第2の伝送
経路が共通になるように接続し、第2のピンダイオード
の出力端子と第3のピンダイオードの入力端子との接続
点にバイアス抵抗を介してこの第1〜第3の各ダイオー
ドをオン/オフさせるために与える直流の高周波信号切
り換え制御電圧の入力端子と、第1のピンダイオードの
入力端とグランド間、並びに第3のピンダイオードの出
力端とグランド間に配するバイアス抵抗と、反対方向を
向いた第3のピンダイオードの挿入損失を制御するため
に第3のピンダイオードの出力端にバイアス抵抗を介し
て印加される自動利得制御(AGC)用電圧の入力端子
と、2つの入力端子第1、第2の伝送経路の第1のピン
ダイオードの入力端の間及び、出力端子3と第3のピン
ダイオードの出力端との間に挿入される直流阻止用コン
デンサーとを備えた構成とし、ピンダイオードオン/オ
フ用制御電圧によって、2つある高周波信号の伝送経路
より1つの経路を選択できるとともに、自動利得制御用
電圧によって挿入損失を可変できるようにする。A high-frequency signal switching circuit of the present invention for solving the above-mentioned problems includes a first and a second transmission paths for a high-frequency signal from two input terminals to one output terminal. The first and second transmission paths are respectively connected in series to the first transmission path and the second transmission path with the first and second pin diodes facing in the same direction and the third pin diode facing in the opposite direction when viewed from the input terminal. The output terminal of the third pin diode is connected so that the first transmission path and the second transmission path which are independent of each other are connected in common, and the output terminal of the second pin diode and the input of the third pin diode are connected. An input terminal for a DC high-frequency signal switching control voltage given to turn on / off each of the first to third diodes through a bias resistor at a connection point with the terminal, an input terminal of the first pin diode, and a ground. , And a bias resistor placed between the output of the third pin diode and ground, and a bias resistor at the output of the third pin diode to control the insertion loss of the third pin diode facing in the opposite direction. Between the input terminal of the automatic gain control (AGC) voltage applied via the input terminal and the input terminal of the first pin diode of the two input terminals, the first and second transmission paths, and between the output terminal 3 and the third terminal. A configuration including a DC blocking capacitor inserted between the output terminal of the pin diode and the pin diode ON / OFF control voltage allows one path to be selected from two high frequency signal transmission paths, and The insertion loss can be changed by the voltage for automatic gain control.
【0011】また本発明の高周波信号切り換え回路は、
上記構成で第1、第2の伝送経路それぞれの3つのピン
ダイオードのうち、第2、第3のピンダイオードの向き
を同じにし、第1のピンダイオードの向きを反対方向に
し、第1のピンダイオードの出力端と第2のピンダイオ
ードの入力端との接続点にバイアス抵抗を介してこの3
つのダイオードをオン/オフさせるために与える直流の
高周波信号切り換え制御電圧の入力端子と、第3のピン
ダイオードの出力端にバイアス抵抗を介して印加される
自動利得制御(AGC)用電圧の入力端子とを設けた構
成とし、ピンダイオードオン/オフ用制御電圧によっ
て、2つある高周波信号の伝送経路より1つの伝送経路
を選択できるとともに、自動利得制御用電圧によって挿
入損失を可変できるようにした上で、その可変減衰量を
前述の高周波信号切り換え回路の2倍とることができる
ようにする。Further, the high frequency signal switching circuit of the present invention is
With the above configuration, among the three pin diodes of the first and second transmission paths, the directions of the second and third pin diodes are the same, and the directions of the first pin diode are opposite to each other. This bias is connected to the connection point between the output terminal of the diode and the input terminal of the second pin diode via a bias resistor.
Input terminal for DC high-frequency signal switching control voltage applied to turn on / off two diodes, and input terminal for automatic gain control (AGC) voltage applied to the output terminal of the third pin diode via a bias resistor In addition, the pin diode ON / OFF control voltage can be used to select one transmission path from the two high-frequency signal transmission paths, and the automatic gain control voltage can change the insertion loss. Thus, the variable attenuation amount can be made twice as high as that of the high frequency signal switching circuit described above.
【0012】[0012]
【作用】本発明は上記に示した構成で、高周波信号切り
換え回路の2つの入力端子から1つの出力端子への高周
波信号の第1、第2の伝送経路において、まず2つの入
力端子からの高周波信号のどちらか選択する方の伝送経
路における高周波信号切り換え制御電圧入力端子に電圧
を印加して同伝送経路のピンダイオードをオンさせて信
号を通過させる一方、選択しない方の伝送経路において
は制御電圧を印加せずに同伝送経路のピンダイオードを
オフ状態にして信号を遮断する。次に、第3のピンダイ
オードの出力端に抵抗を介して存在する自動利得用制御
(AGC)用電圧入力端子にAGC制御電圧を印加し、
ピンダイオードに流れる順方向電流を変化させることに
よって、ピンダイオードの挿入損失を変化させ、ゲイン
調整を行うものである。The present invention has the above-described structure, and in the first and second transmission paths of the high frequency signal from the two input terminals to the one output terminal of the high frequency signal switching circuit, first, the high frequency signals from the two input terminals are first transmitted. High-frequency signal switching control voltage in the transmission path that selects one of the signals A voltage is applied to the input terminal to turn on the pin diode of the transmission path to pass the signal, while the control voltage in the transmission path that is not selected The signal is blocked by turning off the pin diode of the transmission path without applying. Next, the AGC control voltage is applied to the automatic gain control (AGC) voltage input terminal existing through the resistor at the output terminal of the third pin diode,
By changing the forward current flowing through the pin diode, the insertion loss of the pin diode is changed and the gain is adjusted.
【0013】このような動作を行う高周波信号切り換え
回路と、この高周波信号切り換え回路の前段に2つ入力
信号それぞれに対して存在する第1の第1中間周波増幅
回路に対し、希望する入力の第1の第1中間周波信号増
幅回路の電源をオン、希望しない方の増幅回路の電源を
オフすることにより、2入力端子を有する衛星放送用チ
ューナーの2入力端子間の充分なアイソレーションを保
つことができるとともに、この高周波信号切り換え回路
の後段に存在する第2の第1中間周波増幅回路の3次歪
の軽減および、第2の第1中間周波増幅回路の後のAG
C用可変減衰器の削減が可能である。With respect to the high-frequency signal switching circuit that performs such an operation and the first first intermediate frequency amplifier circuit that exists in front of the high-frequency signal switching circuit for each of the two input signals, the desired input first To maintain sufficient isolation between the two input terminals of the satellite broadcast tuner having two input terminals by turning on the power supply of the first intermediate frequency signal amplification circuit of No. 1 and turning off the power supply of the amplification circuit of the undesired one. And the reduction of the third-order distortion of the second first intermediate frequency amplifying circuit existing in the subsequent stage of the high frequency signal switching circuit and the AG after the second first intermediate frequency amplifying circuit.
It is possible to reduce the variable attenuator for C.
【0014】[0014]
【実施例】図1は本発明の第1の実施例、図2は本発明
の第2の実施例、図3は本発明の第3の実施例の高周波
信号切り換え回路を示しており、図6の従来例の高周波
信号処理回路と同様の作用を行うものは同一の符号がつ
けられている。また図4は、本発明の高周波信号切り換
え回路を用いた2入力端子を有する衛星放送用チューナ
ーの第1中間周波信号処理部を示しており、図5の従来
例の第1中間周波信号処理部と同様の作用を行うものは
同一の符号がつけられている。FIG. 1 shows a first embodiment of the present invention, FIG. 2 shows a second embodiment of the present invention, and FIG. 3 shows a high frequency signal switching circuit of a third embodiment of the present invention. The same reference numerals are given to the same components as those of the conventional high-frequency signal processing circuit 6 of FIG. FIG. 4 shows a first intermediate frequency signal processing section of a satellite broadcasting tuner having two input terminals using the high frequency signal switching circuit of the present invention. The first intermediate frequency signal processing section of the conventional example of FIG. 5 is shown. Those performing the same operation as are designated by the same reference numerals.
【0015】図1、図2、図3において、特徴ある構成
要素として32は自動利得用制御用電圧の入力端子、1
9はバイアス抵抗である。図4において、70は本発明
の高周波信号切り換え回路である。In FIGS. 1, 2 and 3, 32 is an input terminal for the automatic gain control voltage as a characteristic component.
Reference numeral 9 is a bias resistor. In FIG. 4, 70 is a high frequency signal switching circuit of the present invention.
【0016】次に図1を用いて本発明の第1の実施例の
構成と動作を説明する。2つの入力端子1,2から1つ
の出力端子3への第1、第2の高周波信号の伝送経路に
おいて、入力端子1から出力端子3の第1の伝送経路に
は第1、第2、第3のピンダイオード12,13,14
を直列に設けてあり、具体的には入力端子1の後のコン
デンサー11の出力端と第1のピンダイオード12のカ
ソード、第1のピンダイオード12のアノードと第2の
ピンダイオード13のカソード、第2のピンダイオード
13のアノードと第3のピンダイオード14のアノー
ド、第3のピンダイオード14のカソードと出力端子3
の手前にあるコンデンサー15の入力端、というように
接続している。一方入力端子2から出力端子3の第2の
伝送経路にも第1〜第3のピンダイオード22,23,
24を直列に設けてあり、詳しくは入力端子2の後のコ
ンデンサー21の出力端と第1のピンダイオード22の
カソード、第1のピンダイオード22のアノードと第2
のピンダイオード23のカソード、第2のピンダイオー
ド23のアノードと第3のピンダイオード24のアノー
ド、第3のピンダイオード24のカソードと出力端子3
の手前にあるコンデンサー15の入力端、というに接続
する。そして、入力端子1から出力端子3の第1の伝送
経路,入力端子2から出力端子3の第2の伝送経路を選
択するため、各ピンダイオードをオン、オフさせる高周
波信号切り換え制御電圧は、第1の伝送経路については
第2ピンダイオード13のアノードと第3のピンダイオ
ード14のアノードとの接続点、第2の伝送経路につい
ては第2のピンダイオード23のアノードと第3ピンダ
イオード24のアノードとの接続点にそれぞれバイアス
抵抗17,27を介して存在する高周波信号切り換え制
御電圧入力端子30,31より入力される。また、第3
のピンダイオード14,24の挿入損失を制御するため
の自動利得制御用電圧は、抵抗19を介して第3のピン
ダイオード14,24のカソードが共通に接続されてい
るコンデンサー15の入力端に設置している自動利得制
御用電圧入力端子32より供給される。図中16,26
はバイアス抵抗である。Next, the configuration and operation of the first embodiment of the present invention will be described with reference to FIG. In the transmission path of the first and second high-frequency signals from the two input terminals 1 and 2 to the one output terminal 3, the first, second, and second transmission paths of the input terminal 1 to the output terminal 3 are provided. 3 pin diodes 12, 13, 14
Are provided in series, and specifically, the output terminal of the capacitor 11 after the input terminal 1 and the cathode of the first pin diode 12, the anode of the first pin diode 12 and the cathode of the second pin diode 13, Anode of second pin diode 13 and anode of third pin diode 14, cathode of third pin diode 14 and output terminal 3
The input end of the capacitor 15 in front of is connected. On the other hand, in the second transmission path from the input terminal 2 to the output terminal 3, the first to third pin diodes 22, 23,
24 are provided in series. Specifically, the output terminal of the capacitor 21 after the input terminal 2, the cathode of the first pin diode 22, the anode of the first pin diode 22, and the second
Of the pin diode 23, the anode of the second pin diode 23 and the anode of the third pin diode 24, the cathode of the third pin diode 24 and the output terminal 3
It is connected to the input end of the capacitor 15 in front of. In order to select the first transmission path from the input terminal 1 to the output terminal 3 and the second transmission path from the input terminal 2 to the output terminal 3, the high frequency signal switching control voltage for turning on and off each pin diode is For the first transmission path, the connection point between the anode of the second pin diode 13 and the anode of the third pin diode 14, and for the second transmission path, the anode of the second pin diode 23 and the anode of the third pin diode 24. High frequency signal switching control voltage input terminals 30 and 31 existing at the connection points with and via bias resistors 17 and 27, respectively. Also, the third
The automatic gain control voltage for controlling the insertion loss of the pin diodes 14 and 24 is installed at the input end of the capacitor 15 to which the cathodes of the third pin diodes 14 and 24 are commonly connected via the resistor 19. It is supplied from the automatic gain control voltage input terminal 32. 16, 26 in the figure
Is a bias resistor.
【0017】今仮に、入力端子1から出力端子3への第
1の伝送経路を選択するならば、高周波信号切り換え制
御電圧入力端子30に正の電圧を印加して、第1の伝送
経路の各ピンダイオード12,13,14をオンさせる
ことにより高周波信号を通過させ、一方入力端子2から
出力端子3への第2の伝送経路では、高周波信号切り換
え制御電圧入力端子31に電圧を印加しないで第1〜第
3のピンダイオード22,23,24をオフさせて高周
波信号を遮断するものである。次に自動利得制御用電圧
入力端子32より供給される正のAGC制御用電圧によ
って第3のピンダイオード14の順方向電流を制御して
挿入損失を変化させることによって、選択された第1の
伝送経路の高周波信号の利得を変化させるのである。こ
のような動作は第2の伝送経路を選択したときも同様で
ある。Now, if the first transmission path from the input terminal 1 to the output terminal 3 is selected, a positive voltage is applied to the high-frequency signal switching control voltage input terminal 30 and each of the first transmission paths is selected. By turning on the pin diodes 12, 13, 14, a high frequency signal is passed, while in the second transmission path from the input terminal 2 to the output terminal 3, the high frequency signal switching control voltage input terminal 31 is supplied with no voltage. The first to third pin diodes 22, 23, 24 are turned off to interrupt the high frequency signal. Next, by controlling the forward current of the third pin diode 14 by the positive AGC control voltage supplied from the automatic gain control voltage input terminal 32 to change the insertion loss, the first transmission selected. The gain of the high frequency signal on the path is changed. Such an operation is the same when the second transmission path is selected.
【0018】また図1の実施例は、高周波信号切り換え
制御、可変減衰量の制御に正の電圧を用いて行ってお
り、もしこれら制御を負の電圧を用いて行う場合には図
2に示す第2の実施例のように各ピンダイオード12〜
14,22〜24の向きを逆にする必要がある。In the embodiment of FIG. 1, a positive voltage is used for the high frequency signal switching control and the variable attenuation control. If these controls are performed using a negative voltage, it is shown in FIG. As in the second embodiment, each pin diode 12 ...
It is necessary to reverse the directions of 14, 22 to 24.
【0019】ここで問題となるのは、高周波信号切り換
え信号を用いた2つの入力端子を有する衛星放送用チュ
ーナーにおける2入力端子間のアイソレーションの確保
と、高周波信号切り換え回路における可変減衰量をどの
くらいにするかである。The problem here is how to secure the isolation between the two input terminals in the satellite broadcasting tuner having two input terminals using the high frequency signal switching signal and how much the variable attenuation amount in the high frequency signal switching circuit is. Or not.
【0020】2入力端子間のアイソレーションについて
は、従来の技術の欄でも述べたが、2入力端子間の入力
レベル差が30dBまで生じることを許容した上で、帯
域内の妨害に対する検知限レベルである31dBを上回
ることである。アイソレーションに対して最も厳しい状
態は、希望する入力のレベルが希望しない入力のレベル
よりも30dB小さいときである。このようなとき、前
記実施例のようにたとえ高周波信号切り換え回路に自動
利得制御用減衰器の機能をもたせたとしても、希望入力
端子からの信号に対しては入力レベルが小さいため、自
動利得制御としてチューナーの利得を最大になるように
制御するため、本実施例の高周波信号切り換え回路の可
変減衰量は0となり、本来ピンダイオードが持つ挿入損
失のみが存在することになり、一方希望しない入力端子
からの信号は従来例と同じように3つのピンダイオード
分の遮断効果がある。したがって、従来の技術の欄で述
べている従来の高周波信号切り換え回路を使用したとき
と同等の2入力端子間のアイソレーションは確保でき
る。The isolation between the two input terminals has been described in the section of the prior art, but the allowable limit of the input level difference between the two input terminals is up to 30 dB, and the detection limit level for the interference within the band is set. Is over 31 dB. The most severe condition for isolation is when the desired input level is 30 dB less than the undesired input level. In such a case, even if the high frequency signal switching circuit is made to have the function of the attenuator for automatic gain control as in the above embodiment, since the input level is small for the signal from the desired input terminal, the automatic gain control is performed. Since the gain of the tuner is controlled so as to be maximum, the variable attenuation amount of the high-frequency signal switching circuit of this embodiment becomes 0, and only the insertion loss originally possessed by the pin diode exists, while the unwanted input terminal The signal from has a blocking effect for three pin diodes as in the conventional example. Therefore, the same isolation between the two input terminals as when using the conventional high-frequency signal switching circuit described in the section of the prior art can be secured.
【0021】本実施例の高周波信号切り換え回路の可変
減衰量は、チューナ全体の雑音指数を考慮すると第1中
間周波信号処理回路での可変減衰量が10dB程度が適
当であるため、約10dBとなるように考慮して図1の
ように可変減衰器としてはピンダイオード1つを制御す
るようにしている。もし、20dBの可変減衰を必要と
するならば図3の第3の実施例で示すように、第1、第
2の伝送経路の各3つのピンダイオード12〜14,2
2〜24のうち、第2、第3のピンダイオード13と1
4,23と24の向き同じにし、第1のピンダイオード
12,22の向きを反対方向になるように構成し、第1
のピンダイオード12,22の出力端と第2のピンダイ
オード13,23の入力端との接続点に、抵抗を介した
高周波信号切り換え制御電圧の入力端子30,31と、
第3のピンダイオード14,24の出力端に、抵抗を介
した自動利得制御(AGC)用電圧の入力端子32とを
設けることにより、高周波信号を切り換えた上で、第
2、第3の2つのピンダイオード13と14,23と2
4の挿入損失を制御制御することで、可変減衰量を約2
0dBにすることができる。The variable attenuation amount of the high frequency signal switching circuit according to the present embodiment is about 10 dB because the variable attenuation amount in the first intermediate frequency signal processing circuit is appropriately about 10 dB in consideration of the noise figure of the entire tuner. Considering this, as shown in FIG. 1, one pin diode is controlled as the variable attenuator. If a variable attenuation of 20 dB is required, as shown in the third embodiment of FIG. 3, each of the three pin diodes 12 to 14 and 2 of the first and second transmission paths is used.
2 to 24 of the second and third pin diodes 13 and 1
4, 23, and 24 have the same direction, and the first pin diodes 12 and 22 have opposite directions.
At the connection point between the output terminals of the pin diodes 12 and 22 and the input terminals of the second pin diodes 13 and 23;
The output terminals of the third pin diodes 14 and 24 are provided with an input terminal 32 for a voltage for automatic gain control (AGC) via a resistor to switch the high frequency signal, and then the second and third Two pin diodes 13 and 14, 23 and 2
By controlling the insertion loss of No. 4, the variable attenuation can be reduced to about 2
It can be 0 dB.
【0022】以上のように本実施例の高周波信号切り換
え回路を用いることにより、2つの入力端子を有する衛
星放送用チューナーの第1中間周波信号処理回路は図4
に示すようになり、すなわち従来の高周波信号切り換え
回路を用いた第1中間周波信号処理回路(図5)におけ
る第1中間周波信号自動利得制御回路56を削減できる
とともに、第2の第1中間周波増幅回路55への信号入
力レベルを入力手前で制御できるため、第2の第1中間
周波増幅回路55の過大な信号入力レベルから起因する
3次歪の影響が軽減される。As described above, by using the high frequency signal switching circuit of this embodiment, the first intermediate frequency signal processing circuit of the satellite broadcasting tuner having two input terminals is shown in FIG.
In other words, the first intermediate frequency signal automatic gain control circuit 56 in the first intermediate frequency signal processing circuit (FIG. 5) using the conventional high frequency signal switching circuit can be eliminated and the second first intermediate frequency signal can be reduced. Since the signal input level to the amplifier circuit 55 can be controlled before the input, the influence of the third-order distortion caused by the excessive signal input level of the second first intermediate frequency amplifier circuit 55 is reduced.
【0023】[0023]
【発明の効果】以上の実施例の説明より明らかなよう
に、本発明の高周波信号切り換え回路を用いることによ
って、2入力端子を有する衛星放送用チューナーの2入
力端子間の充分なアイソレーションを保つことができる
とともに、この切り換え回路の後段に存在する第2の第
1中間周波増幅回路の3次歪の軽減および、第2の第1
中間周波増幅回路の後のAGC用可変減衰器の削減が可
能である。As is apparent from the above description of the embodiments, by using the high frequency signal switching circuit of the present invention, sufficient isolation between the two input terminals of the satellite broadcasting tuner having the two input terminals can be maintained. In addition, it is possible to reduce the third-order distortion of the second first intermediate frequency amplifier circuit existing in the subsequent stage of the switching circuit, and the second first intermediate frequency amplifier circuit.
It is possible to eliminate the variable attenuator for AGC after the intermediate frequency amplifier circuit.
【図1】本発明の第1の実施例の高周波信号処理回路の
回路図FIG. 1 is a circuit diagram of a high frequency signal processing circuit according to a first embodiment of the present invention.
【図2】本発明の第2の実施例の高周波信号処理回路の
回路図FIG. 2 is a circuit diagram of a high frequency signal processing circuit according to a second embodiment of the present invention.
【図3】本発明の第3の実施例の高周波信号処理回路の
回路図FIG. 3 is a circuit diagram of a high frequency signal processing circuit according to a third embodiment of the present invention.
【図4】本発明の高周波信号切り換え回路を用いた2入
力端子を有する衛星放送用チューナーの第1中間周波信
号処理回路のブロック図FIG. 4 is a block diagram of a first intermediate frequency signal processing circuit of a satellite broadcasting tuner having two input terminals using the high frequency signal switching circuit of the present invention.
【図5】従来の高周波信号切り換え回路を用いた2入力
端子を有する衛星放送用チューナーの第1中間周波信号
処理回路のブロック図FIG. 5 is a block diagram of a first intermediate frequency signal processing circuit of a satellite broadcast tuner having two input terminals using a conventional high frequency signal switching circuit.
【図6】従来の高周波信号切り換え回路の回路図FIG. 6 is a circuit diagram of a conventional high frequency signal switching circuit.
1 高周波信号切り換え回路の入力端子 2 高周波信号切り換え回路の入力端子 3 高周波信号切り換え回路の出力端子 12,22 第1のピンダイオード 13,23 第2のピンダイオード 14,24 第3のピンダイオード 30,31 高周波信号切り換え制御電圧入力端子 32 自動利得制御電圧入力端子 50,60 衛星放送第1中間周波信号入力端子 51,61 ハイパスフィルタ 52,62 第1の第1中間周波信号増幅回路 54 可変同調バンドパスフィルタ 55 第2の第1中間周波信号増幅回路 70 高周波信号切り換え回路 1 Input terminal of high frequency signal switching circuit 2 Input terminal of high frequency signal switching circuit 3 Output terminal of high frequency signal switching circuit 12,22 First pin diode 13,23 Second pin diode 14,24 Third pin diode 30, 31 high frequency signal switching control voltage input terminal 32 automatic gain control voltage input terminal 50, 60 satellite broadcast first intermediate frequency signal input terminal 51, 61 high pass filter 52, 62 first first intermediate frequency signal amplifier circuit 54 variable tuning band pass Filter 55 Second first intermediate frequency signal amplifier circuit 70 High frequency signal switching circuit
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP6080018AJPH07288458A (en) | 1994-04-19 | 1994-04-19 | High frequency signal switching circuit |
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP6080018AJPH07288458A (en) | 1994-04-19 | 1994-04-19 | High frequency signal switching circuit |
| Publication Number | Publication Date |
|---|---|
| JPH07288458Atrue JPH07288458A (en) | 1995-10-31 |
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP6080018APendingJPH07288458A (en) | 1994-04-19 | 1994-04-19 | High frequency signal switching circuit |
| Country | Link |
|---|---|
| JP (1) | JPH07288458A (en) |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006523994A (en)* | 2003-03-28 | 2006-10-19 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | Electronically controlled RF switch |
| DE112005002018B4 (en)* | 2004-09-27 | 2010-11-25 | Murata Manufacturing Co., Ltd., Nagaokakyo | RF signal switching circuit |
| JP2013026788A (en)* | 2011-07-20 | 2013-02-04 | Anritsu Corp | High-frequency switch and method of manufacturing the same |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006523994A (en)* | 2003-03-28 | 2006-10-19 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | Electronically controlled RF switch |
| DE112005002018B4 (en)* | 2004-09-27 | 2010-11-25 | Murata Manufacturing Co., Ltd., Nagaokakyo | RF signal switching circuit |
| JP2013026788A (en)* | 2011-07-20 | 2013-02-04 | Anritsu Corp | High-frequency switch and method of manufacturing the same |
| Publication | Publication Date | Title |
|---|---|---|
| EP0117654B2 (en) | Multistage amplifier | |
| CN1098558C (en) | Automatic Gain Control Circuit Device for Tuner | |
| KR100193848B1 (en) | Receiving Signal Gain Automatic Control Device and Method in Spread Spectrum Communication Device | |
| US4510624A (en) | Noise blanking arrangement to minimize blanker splatter | |
| US6307599B1 (en) | Analog-digital broadcast shared receiving tuner | |
| EP1471649B1 (en) | Antenna amplifier and shared antenna amplifier | |
| JPH039653B2 (en) | ||
| US6037999A (en) | Tuner for receiving television signal | |
| KR910000686B1 (en) | Frequency converter | |
| EP1710920A1 (en) | Receiving modulated radio signals | |
| KR20030031377A (en) | Mobile communication terminal receiver | |
| JPH07221570A (en) | Channel amplifier | |
| JPH07288458A (en) | High frequency signal switching circuit | |
| US6091301A (en) | Flatness compensation of diplex filter roll-off using active amplifier peaking circuit | |
| US5898347A (en) | Large signal attenuator | |
| US7228119B2 (en) | Apparatus and method for a radio frequency (RF) receiver front end pre-selector tuning for improving the reduction in intermodulation distortion (IMD) | |
| JP3896962B2 (en) | Tuner circuit | |
| US20090021650A1 (en) | Common receiver for terrestrial TV and CATV | |
| JP3140398B2 (en) | Tuner circuit | |
| JP2522432Y2 (en) | FM receiver | |
| JP2003133983A (en) | Antenna amplifier and shared antenna amplifier | |
| EP1381230B1 (en) | Satellite broadcast receiving tuner with compensation of cable loss | |
| KR100384463B1 (en) | Loop through circuit of digital ground wave tuner | |
| KR20060013554A (en) | Channel selector with automatic gain control | |
| KR950005609B1 (en) | Broadband Input Wired TV Converter Circuit |