Movatterモバイル変換


[0]ホーム

URL:


JPH0482394A - Charged television reception system - Google Patents

Charged television reception system

Info

Publication number
JPH0482394A
JPH0482394AJP19488290AJP19488290AJPH0482394AJP H0482394 AJPH0482394 AJP H0482394AJP 19488290 AJP19488290 AJP 19488290AJP 19488290 AJP19488290 AJP 19488290AJP H0482394 AJPH0482394 AJP H0482394A
Authority
JP
Japan
Prior art keywords
circuit
pulse
video signal
signal
horizontal synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19488290A
Other languages
Japanese (ja)
Inventor
Takashi Mori
茂利 隆司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi LtdfiledCriticalHitachi Ltd
Priority to JP19488290ApriorityCriticalpatent/JPH0482394A/en
Publication of JPH0482394ApublicationCriticalpatent/JPH0482394A/en
Pendinglegal-statusCriticalCurrent

Links

Abstract

PURPOSE:To easily stop a service for a subscriber whose contract is expired by superimposing a charged identification signal for a vertical blanking period of a base band video signal at a sender side and detecting the superimposed pulse at a receiver side so as to control the video output. CONSTITUTION:After a horizontal synchronizing signal is separated by a horizontal synchronizing separator circuit 6, a PLL circuit 7 generates a synchronizing clock. Moreover, a vertical synchronizing signal is separated by a vertical synchronizing separator circuit 9. An inserted pulse is extracted by using the clock and the vertical synchronizing signal. A collation circuit 15 compares extracted data ('a','b') with data output ('a','b') of a removable memory circuit 16 and when they are matched, a SW circuit 13 is turned on. When unmatch the SW circuit 13 is turned off. When a receiver with no memory circuit (removable) loaded or a memory whose data is unmatch is loaded, no video signal is outputted.

Description

Translated fromJapanese

【発明の詳細な説明】[産業上の利用分野]本発明は、有料を目的としたテレビジョン方式において
、契約切れ(料金未払者)の加入者に対し、サービスを
止める方式に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a system for discontinuing service to subscribers whose contracts have expired (non-payers) in a paid television system.

[従来の技術]従来の装置は、特開昭60−130990号公報に記載
のように、一般放送の周波数帯と、有料放送の周波数帯
とを分けて送信していた。受信機側では、チューナを二
種類(一般放送用と有料放送用)用意し、スイッチによ
り切り替えるという方式である。
[Prior Art] As described in Japanese Unexamined Patent Publication No. 60-130990, a conventional device separately transmits a frequency band for general broadcasting and a frequency band for paid broadcasting. On the receiver side, there are two types of tuners (one for general broadcasting and one for paid broadcasting), which can be switched using a switch.

[発明が解決しようとする課題]上記従来技術は、ハード規模(価格)及び、般家庭にお
ける有料放送の受信について、考慮がされておらず、非
常に高価で、一般家庭用に使用するには不向きであった
[Problem to be solved by the invention] The above-mentioned conventional technology does not take into consideration the hardware scale (price) and the reception of paid broadcasting in general households, and is extremely expensive and cannot be used for general household use. It was not suitable.

本発明の目的は、一般家庭でも使用可能な様に、ハード
量が小さく、また、契約切れの加入者に対するサービス
の停止が、容易に出来る有料テレビ受信方式を提供する
ことにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a pay television reception system which requires a small amount of hardware so that it can be used in a general household, and which makes it possible to easily suspend services for subscribers whose contracts have expired.

[課題を解決するための手段]上記目的を達成するため1本発明では送信側でベースバ
ンド映像信号の垂直帰線消去区間(等価パルス)上に有
料識別信号を重畳し、また、受信側(テレビ)では1重
畳さ九たパルスを検出することで映像の出力を制御する
[Means for Solving the Problems] In order to achieve the above object, in the present invention, a pay identification signal is superimposed on the vertical blanking interval (equivalent pulse) of a baseband video signal on the transmitting side, and (TV) controls the video output by detecting one superimposed pulse.

これは、テレビに脱着可能なメモリを挿入することで、
サービスの提供が可能となる。また、送信側より送られ
たデータと、メモリのデータとが異なった場合には、サ
ービスの停止(映像の出力を止める)が可能となる。
This is done by inserting removable memory into the TV.
It becomes possible to provide services. Furthermore, if the data sent from the sending side differs from the data in the memory, it is possible to stop the service (stop outputting the video).

[作用]放送の送信装置では、ベースバンド映像信号の等化パル
ス上に有料放送であることを意味するパルスを重畳して
伝送する。
[Operation] A broadcast transmitting device superimposes a pulse indicating pay broadcasting on an equalized pulse of a baseband video signal and transmits the same.

受信装置(テレビ)では、PLL回路により、水平同期
に同期したクロックを作る。また、垂直同期により、等
化パルスの挿入位置を確認し、その位置にパルスが挿入
されているパルスを検出する。また、テレビでは、脱着
可能なメモリ回路を用意し、メモリのデータは送信装置
と同じデータを用意する。これにより、もし、データの
不一致。
The receiving device (television) uses a PLL circuit to generate a clock synchronized with horizontal synchronization. Further, by vertical synchronization, the insertion position of the equalization pulse is confirmed, and a pulse inserted at that position is detected. Furthermore, the television is equipped with a removable memory circuit, and the data in the memory is the same as that in the transmitter. This will help if there is a data mismatch.

あるいは、メモリ回路が未挿入の場合は照合回路の出力
を不一致(N、G)として、映像信号を止める。
Alternatively, if the memory circuit is not inserted, the output of the verification circuit is set as a mismatch (N, G), and the video signal is stopped.

[実施例コ以下1本発明の一実施例を第1図および第2図により説
明する。
[Example 1] An example of the present invention will be described below with reference to FIGS. 1 and 2.

第1図に送信装置の構成を示す。FIG. 1 shows the configuration of the transmitter.

サービス用映像信号は、VTR1より送信装置に入力さ
れ、クランプ回路2を通過し、パルス発生!I8よりの
パルス信号とHYB3により結合され、VHFllp器
4ll調器れ、増幅回路5により増幅され出力する。ま
た、パルス発生部では、映像信号の水平同期信号を水平
同期分離回路6により抽出する。抽出された同期信号は
PLL回路7に入力され、水平同期信号に同期したクロ
ックを作る。また、垂直同期成分は、垂直同期分離回路
9により抽出される。以上、水平同期に同期したクロッ
クと、垂直同期とによりデータパルス(“a”、”b”
)を挿入することが可能となる。
The service video signal is input from the VTR 1 to the transmitter, passes through the clamp circuit 2, and generates a pulse! It is combined with the pulse signal from I8 by HYB3, adjusted by VHFllp circuit 4ll, amplified by amplifier circuit 5, and outputted. Further, in the pulse generation section, a horizontal synchronization signal of the video signal is extracted by a horizontal synchronization separation circuit 6. The extracted synchronization signal is input to a PLL circuit 7 to generate a clock synchronized with the horizontal synchronization signal. Further, the vertical synchronization component is extracted by the vertical synchronization separation circuit 9. As described above, data pulses ("a", "b") are generated by clocks synchronized with horizontal synchronization and vertical synchronization.
) can be inserted.

また、NTSC方式の映像信号では1等化パルスに映像
信号成分が、無いことによりこのようなデータパルスの
挿入が可能であり、テレビ画面にも、何ら影響を及ぼす
ことが無い。
Furthermore, since the NTSC video signal does not have a video signal component in the equalization pulse, it is possible to insert such a data pulse, and there is no effect on the television screen.

次に、受信装置の構成を第2図により説明する。Next, the configuration of the receiving device will be explained with reference to FIG.

VHFHF像映像信号ューナ回路11に入力される。そ
して、映像検波回路12によりベースバンド映像信号に
復調され、クランプ回路2、スイッチ回路13を通り出
力される。挿入されたデータパルスの抽出は、水平同期
分離回路6により水平同期を分離した後、PLL回路7
で同期したクロックを作成する。又、垂直同期を、垂直
同期分離回路9により分離される0以上のクロックと、
垂直同期により、挿入されたパルスを抽出することが可
能となる。照合回路15では、抽出されたデータ(“a
″  b″)と脱着可能なメモリ回路16のデータ出力
(“a#  # l、”)とを比較する。比較結果が“
−敦“であれば、SW回路13が、ONするように設定
し、′不一致”であわば、SW回路13がOFFするよ
うに設定する。このようにメモリ回路(脱着可能)が挿
入されていない受信器、データの一致しないメモリを挿
着した時は、映像信号が出力されない(映像を見ること
が出来ない)ようにすることが可能となる。
The VHFHF image signal is input to the tuner circuit 11. Then, it is demodulated into a baseband video signal by the video detection circuit 12, and outputted through the clamp circuit 2 and the switch circuit 13. The inserted data pulse is extracted by the PLL circuit 7 after the horizontal synchronization is separated by the horizontal synchronization separation circuit 6.
Create a synchronized clock with Further, vertical synchronization is performed using zero or more clocks separated by a vertical synchronization separation circuit 9,
Vertical synchronization makes it possible to extract the inserted pulses. In the matching circuit 15, the extracted data (“a
"b") and the data output ("a##l,") of the removable memory circuit 16 are compared. The comparison result is “
- Atsushi, the SW circuit 13 is set to turn on, and if it is a 'mismatch,' the SW circuit 13 is set to turn off. In this way, when a receiver without a memory circuit (removable) is inserted, or a memory with mismatched data is inserted, it is possible to prevent the video signal from being output (the video cannot be viewed). Become.

[発明の効果]本発明によれば、有料放送の受信を対象とした映像信号
の出力停止が出来るので、契約切れの加入者に対するサ
ービスの停止が可能となる。
[Effects of the Invention] According to the present invention, it is possible to stop outputting a video signal intended for reception of paid broadcasting, so it is possible to stop services for subscribers whose contracts have expired.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は1本発明の一実施例の送信装置のブロック図、
第2図は、受信装置のブロック図を示す。符号の説明1・・・VTR,2・・・クランプ回路、3・・・結合
回路。4・・・VHF変IR語、5・・・増幅器、6・・・水
平同期分離回路、7・・・PLL回路、8・・・パルス
発生器。9・・・垂直同期分X回路、Ll・・・チューナ回路。12・・・映像検波回路、13・・・スイッチ回路、1
4・・・パルス抽出回路、15・・・照合回路。16・・・メモリ回路。、20受化駁l
FIG. 1 is a block diagram of a transmitting device according to an embodiment of the present invention.
FIG. 2 shows a block diagram of the receiving device. Explanation of symbols 1...VTR, 2...Clamp circuit, 3...Coupling circuit. 4...VHF variable IR word, 5...Amplifier, 6...Horizontal synchronization separation circuit, 7...PLL circuit, 8...Pulse generator. 9... Vertical synchronization X circuit, Ll... Tuner circuit. 12... Video detection circuit, 13... Switch circuit, 1
4...Pulse extraction circuit, 15...Verification circuit. 16...Memory circuit. , 20

Claims (1)

Translated fromJapanese
【特許請求の範囲】1、VTR等のサービス用映像信号発生器と、クランプ
回路と、VHF帯変調器と、広帯域増幅器とを含む放送
設備において。水平同期分離回路と水平同期に同期したクロック作成用
のPLL回路と、垂直同期分離回路と、有料放送波用識
別パルス発生器と、映像信号と識別パルスとを結合する
ためのハイブリッド回路とを、含むことを特徴とする有
料テレビ受信方式。2、チューナ回路と、映像検波回路と、クランプ回路と
を含む受像機において、水平同期分離回路と、水平同期パルスに同期したクロッ
クを作成するためのPLL回路と、垂直同期分離回路と
、有料放送識別用パルス信号抽出回路と、脱着可能な構
造とした放送識別用メモリ回路と、放送設備より送られ
る識別パルスと、メモリ回路より出力する識別パルスと
を比較するための照合回路と、識別パルスが不一致の際
に映像信号を止めるためのスイッチ回路とを含むことを
特徴とする有料テレビ受信方式。
[Claims] 1. Broadcasting equipment including a service video signal generator such as a VTR, a clamp circuit, a VHF band modulator, and a wideband amplifier. A horizontal synchronization separation circuit, a PLL circuit for creating a clock synchronized with horizontal synchronization, a vertical synchronization separation circuit, an identification pulse generator for paid broadcast waves, and a hybrid circuit for combining a video signal and an identification pulse. A pay television reception system characterized by including: 2. In a receiver that includes a tuner circuit, a video detection circuit, and a clamp circuit, a horizontal synchronization separation circuit, a PLL circuit for creating a clock synchronized with the horizontal synchronization pulse, a vertical synchronization separation circuit, and a pay broadcasting An identification pulse signal extraction circuit, a removable broadcast identification memory circuit, a verification circuit for comparing the identification pulse sent from the broadcasting equipment and the identification pulse output from the memory circuit, and the identification pulse signal extraction circuit. and a switch circuit for stopping the video signal in the event of a discrepancy.
JP19488290A1990-07-251990-07-25Charged television reception systemPendingJPH0482394A (en)

Priority Applications (1)

Application NumberPriority DateFiling DateTitle
JP19488290AJPH0482394A (en)1990-07-251990-07-25Charged television reception system

Applications Claiming Priority (1)

Application NumberPriority DateFiling DateTitle
JP19488290AJPH0482394A (en)1990-07-251990-07-25Charged television reception system

Publications (1)

Publication NumberPublication Date
JPH0482394Atrue JPH0482394A (en)1992-03-16

Family

ID=16331892

Family Applications (1)

Application NumberTitlePriority DateFiling Date
JP19488290APendingJPH0482394A (en)1990-07-251990-07-25Charged television reception system

Country Status (1)

CountryLink
JP (1)JPH0482394A (en)

Similar Documents

PublicationPublication DateTitle
JP3964041B2 (en) Viewing channel determination device
KR950006240B1 (en)Agc in sound channel of system for processing a scrambled video signal
JPS62165494A (en) Automatic gain control device for scrambled video signals
JP2810103B2 (en) How to scramble television signals
EP0449633A1 (en)Pay television
US5113439A (en)Catv terminal and video apparatus having a noise eliminating circuit
JPH03272293A (en)Method and apparatus for scrambling television signal
JPH0482394A (en)Charged television reception system
US5272751A (en)Pay television
US5274706A (en)Tuning system for television signal
JP3016664B2 (en) Synchronous signal processing circuit for video display device
JP3521962B2 (en) Unit for retransmission in CATV system
JP2579412Y2 (en) CATV terminal device
KR0127510Y1 (en)Decoding circuit for video signal
JPS625513B2 (en)
JPH04188960A (en) Vertical synchronization signal switching device
JPH04235487A (en)Method and device for detecting timing pulse for descrumble
JP3327399B2 (en) Broadcast receiver
JPS5941988A (en)Scrambling system of television signal
JPS58215189A (en)Television receiver
JPS623974Y2 (en)
JPS58202684A (en) scramble system
JP2856270B2 (en) Television signal scrambling method
JPH0247157B2 (en)
JPH05153587A (en)Descramble circuit

[8]ページ先頭

©2009-2025 Movatter.jp