【発明の詳細な説明】〔産業上の利用分野〕本発明u TDMA衛星通信方弐に方式、特にシステム
の基準となる同期語(以降、UWと略す)の検出方式に
関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a TDMA satellite communication method, particularly to a method for detecting a synchronization word (hereinafter abbreviated as UW), which is the standard of the system.
一般的K TDMA衛星通信系において、各地球局はネ
ットワークに参加するために、基準局よシ送出されてい
る基準バーストを受信し、基準バースト中のUWk定常
的に補そくして、いわゆる受信同期を確立する必要があ
る。In a general K TDMA satellite communication system, in order to participate in the network, each earth station receives the reference burst sent by the reference station, and regularly compensates for the UWk in the reference burst to establish so-called reception synchronization. There is a need to.
この受信同期をとるためのUWの検出方法には。What is the UW detection method for synchronizing reception?
従来、以下に示すような方式が用いられている。Conventionally, the following methods have been used.
その内の1つは、第3図に示すような構成をとるUW検
出方式である。すなわち、受信データ301がしきい値
相関検出回路31に入力される。One of them is a UW detection method having a configuration as shown in FIG. That is, received data 301 is input to threshold correlation detection circuit 31 .
しきい値相関検出回路31では、あらかじめ決められた
UWJ’?ターンを内蔵のメモリに記憶させておき、受
信データ301と比較する。この受信データ301中の
UWと、しきい値相関検出回路31内メモリのUWパタ
ーンが、信号302゜303で指定される許容誤シ数(
しきい値)以内の精度で一致したときにタイミングパル
スルス307を出力し、アンドゲート33に入力される
。このタイミングパルス307は、アンドゲート33に
入力されるもう一方のf−)信号308によって出力可
能とな、9.UW検出・ぐルス(以降、UM)と略す)
309としてTDMA衛星通信装置内の制御系回路へ出
力される。In the threshold correlation detection circuit 31, a predetermined UWJ'? The turn is stored in a built-in memory and compared with received data 301. The UW in this received data 301 and the UW pattern in the memory in the threshold correlation detection circuit 31 are determined by the allowable error number (
When the timing pulses 307 and 307 match with accuracy within (a threshold value), a timing pulse pulse 307 is output and input to the AND gate 33. 9. This timing pulse 307 can be output by the other f-) signal 308 input to the AND gate 33; UW detection/Gurus (hereinafter abbreviated as UM)
The signal is output as 309 to the control system circuit within the TDMA satellite communication device.
以上のよりなUW検出の過程においては、2つのモード
が存在する。■サーチモード■ナローモードがそれであ
る。■のサーチモードでは信号304が’H”レベル、
■のナローモードでは信号304が′″L″L″レベル
る。There are two modes in the above detailed UW detection process. ■Search mode■Narrow mode is it. In the search mode of ■, the signal 304 is at 'H' level,
In the narrow mode (2), the signal 304 is at the ``L'' level.
通常のシステムの電源が立ち上った時には、まず、■の
サーチモードに入る。一般的に、サーチモードでは未だ
UWをみつけていな−ため、UWの不検出率を下げる必
要がある。このために許容誤り数εを小さく(ε=6)
とる。これが信号302で、信号304が1H″レベル
のとき選択されて、信号305として出方される。この
とき。When the power of the normal system is turned on, the system first enters the search mode (■). Generally, in the search mode, no UW has been found yet, so it is necessary to reduce the UW non-detection rate. For this reason, the number of allowable errors ε is reduced (ε=6).
Take. This is the signal 302, which is selected when the signal 304 is at the 1H'' level and is output as the signal 305. At this time.
UWの位置を特定するア・9−チャー306は、信号3
04によって“H″レベル一定)となり信号307’i
そのまま信号309に出力させる。A 9-char 306 that identifies the location of the UW receives signal 3.
04, the "H" level is constant) and the signal 307'i
The signal 309 is output as is.
−旦、信号309がみつかれば今度は、信号304が1
L#となり■ナローモードに移行する。- If signal 309 is found, then signal 304 is 1.
It becomes L# and ■ changes to narrow mode.
ナローモードでは既にサーチモードでUWが1つ捕捉さ
れたので、このUWD 309でTDMA制御系にある
受信フレームカウンターをリセットする。In the narrow mode, one UW has already been captured in the search mode, so this UWD 309 resets the received frame counter in the TDMA control system.
ナローモードでは、既に基準タイミング309が確立さ
れたため許容誤り数6303を大きく(ε=11)とシ
、タイミングr −) 306内に信号307が出力さ
れて、 UWD 309が何回かTDMA制御系で認識
されると、基準バーストが受信されたとして受信同期が
終了する。In the narrow mode, since the reference timing 309 has already been established, the number of allowable errors 6303 is increased (ε=11), the signal 307 is output within the timing r -) 306, and the UWD 309 is activated several times in the TDMA control system. Once recognized, reception synchronization ends as the reference burst has been received.
第2図に示す同期語検出方式は、第3図の構成とは異な
シ相関最大値検出回路22を有する。The synchronization word detection method shown in FIG. 2 has a synchronization maximum value detection circuit 22 which is different from the configuration shown in FIG.
まず受信データ201が記憶回路21に入力される。記
憶回路21では、サーチ又は、ナローモードを示す信号
202の指定するアドレスにデータが書き込まれている
。サーチモードでは、記憶回路21内で、許容誤り数0
の厳しい条件でUW・母ターンの一致がとられ信号20
4として出力される。このとき1選択回路23ではサー
チモードを示す信号202に応じて記憶回路21からの
信号204を信号206として出力する。そして。First, received data 201 is input to storage circuit 21 . In the memory circuit 21, data is written at an address designated by a signal 202 indicating search or narrow mode. In the search mode, the number of allowable errors in the memory circuit 21 is 0.
Under the strict conditions of UW and mother turn matching was achieved and signal 20
Output as 4. At this time, the 1 selection circuit 23 outputs the signal 204 from the storage circuit 21 as a signal 206 in response to the signal 202 indicating the search mode. and.
次のアンドf −) 24では、第3図と同様、ア・平
−チャー信号207がサーチモード状態でハイレベル(
一定)のため、信号206をTDMA制御系に信号20
8として出力する。At the next AND f-) 24, the aperture signal 207 is at a high level (
constant), the signal 206 is sent to the TDMA control system.
Output as 8.
第2図において第3図と根本的に違うのは、ナローモー
ドの際のUWの検出方法であシ、相関最大値検出回路2
2で特徴づけられる。受信信号201を受信した記憶回
路21では、信号202の示す記憶回路21内のバイナ
リ−データ203に変換される。このバイナリ−データ
203は相関最大値回路22内であらかじめ用意されて
込るUW/fターンとの相関をとられ、その最大値20
5が選択回路23に送出される。更に1選択回路23の
出力はアパーチャ207とアンドがとられて、 TDM
A制御系に信号208として出力される。What is fundamentally different in FIG. 2 from FIG. 3 is the method of detecting UW in narrow mode, and the correlation maximum value detection circuit 2
It is characterized by 2. The storage circuit 21 that receives the reception signal 201 converts it into binary data 203 in the storage circuit 21 indicated by the signal 202. This binary data 203 is correlated with the UW/f turn prepared in advance in the correlation maximum value circuit 22, and its maximum value 20
5 is sent to the selection circuit 23. Furthermore, the output of the 1 selection circuit 23 is ANDed with the aperture 207, and the TDM
It is output as a signal 208 to the A control system.
ところで、この様な従来のUW検出方式では。By the way, in such a conventional UW detection method.
以下のような問題点がある。There are the following problems.
第3図に示すような、しきい値相関検出方式では1通常
、許容誤シ数が2種類用りられる。すなわち、サーチモ
ード時、ナローモード時で異なる値が使われる。この値
はUWの長さにもよるが。In the threshold correlation detection method as shown in FIG. 3, two types of allowable error numbers are usually used. That is, different values are used in search mode and narrow mode. Although this value depends on the length of UW.
UW長24ビットの場合、サーチモード時ε=6゜ナロ
ーモード時ε=11が用いられている。In the case of a UW length of 24 bits, ε=6° in search mode and ε=11 in narrow mode are used.
しかし、この値はUWの不検出率と誤検出率とをあらか
じめ計算しておいて9両者の値が最適なポイントラ抽出
したもので、実際の衛星回線の状態をモニターして変化
可能な構成とはなっていなA・そのため、降雨等による
衛星回線の劣化6および最近開発されてきている小型の
アンテナをもつ衛星地球局による低CAJ状態での同期
維持という要求には適していない。However, this value is obtained by calculating the UW non-detection rate and false detection rate in advance and extracting the point where both values are optimal, and it is a configuration that can be changed by monitoring the actual satellite link status. Therefore, it is not suitable for the deterioration of satellite links due to rain etc. 6 and the requirement to maintain synchronization in low CAJ conditions by satellite earth stations with small antennas that have been developed recently.
一方、第2図で示さ九るUW検出方式は、入力されるデ
ータとあらかじめ与えであるUWノンターンとの相関最
大値を検出することから、低Cハ状態でもUWi検出す
る有力な方式である。しかし。On the other hand, the UW detection method shown in FIG. 2 detects the maximum correlation value between the input data and the UW non-turn given in advance, so it is an effective method for detecting UWi even in a low C state. but.
この方式は、衛星回線が低C/N時には大きな効力を示
すが2通常の回線状態(晴天の場合)では。This method is very effective when the satellite link has a low C/N, but under normal link conditions (in the case of clear skies).
しきい値相関検出方式との差異は無く、メリットが無い
。There is no difference from the threshold correlation detection method, and there is no advantage.
本発明は、前述したような問題点を解決するために以下
のような構成を有する。The present invention has the following configuration in order to solve the above-mentioned problems.
すなわち1本発明による同期語検出方式では。That is, in the synchronous word detection method according to the present invention.
TDMA衛星通信系の回線品質を常時モニターしである
時間ととに回線品質情報全出力する回線品質監視回路と
、この回線品質情報と受信同期過程を示すサーチ/ナロ
ーモード情報とを入力して回;線内の同期語・やターン
の許容誤り数を回線の品質に応じて、ある時間ごとに変
化させて出力する許容誤り数設定回路と、可変許容FM
)数を入力として。A line quality monitoring circuit that constantly monitors the line quality of the TDMA satellite communication system and outputs all line quality information at a certain time, and a circuit that inputs this line quality information and search/narrow mode information indicating the reception synchronization process. ; Tolerable error number setting circuit that changes and outputs the tolerable number of synchronization words/turns in a line at a certain time interval depending on the line quality, and a variable tolerable FM
) number as input.
ある決った同期語・ぐターンと受信入力データと?比較
して相関をとり、指定された許容誤り数のもとて一致パ
ルスを出力するしきb値相関検出回路と、サーチ/ナロ
ーモード情報1回線品質情報を入力アドレスとして許容
誤シ数設定回路、しきい値相関検出回路tVアルタイム
で交換するためのハードウェア情報を含む記憶回路と、
しきい値相関検出回路よシ出力される一致iJ?ルスと
受信基準バーストの正規位置に発生するア・ぐ−チャと
のアンド?とり、同期語検出・ぐルスを出力する論理回
路とを有している。A certain synchronization word/gutern and received input data? A threshold b-value correlation detection circuit that compares and correlates and outputs a matching pulse based on a specified number of allowable errors; a circuit that sets the number of allowable errors using search/narrow mode information 1 line quality information as an input address; a storage circuit containing hardware information for real-time exchange of the threshold correlation detection circuit tV;
The coincidence iJ? output by the threshold correlation detection circuit? AND? It has a logic circuit that detects a synchronization word and outputs a signal.
以下1本発明の実施例を図面にもとづいて説明する。An embodiment of the present invention will be described below based on the drawings.
第1図が1本発明の一実施例を示すブロック構成図であ
る。第1図において、受信データ101は回線状態を監
視している回線品質監視回路1に入力され、解読される
。解説の結果として1回線品質状態を示す信号103が
許容誤り数設定回路2に入力される。許容誤り数設定回
路2では、サーチ/ナロー情報102と回線品質状態信
号103をもとに、しき込値相関検出回路3の許容誤り
数104を決定する。FIG. 1 is a block diagram showing an embodiment of the present invention. In FIG. 1, received data 101 is input to a line quality monitoring circuit 1 that monitors line conditions and is decoded. As a result of the explanation, a signal 103 indicating the quality of one line is input to the allowable error number setting circuit 2. The allowable error number setting circuit 2 determines the allowable error number 104 of the threshold correlation detection circuit 3 based on the search/narrow information 102 and the line quality status signal 103.
しきい値相関検出回路3では、あらかじめ設定しである
UW/#ターンと受信データ列101との比較、相関を
とシ、許容誤シ数設定回路2よシ出力されたリアルタイ
ムで変化する許容誤り数104以内の一致・やシス10
6’iアンドr−)5へ出力する。アンドf−)5Vi
−iパルス10fz!:、7・f−チャー信号107の
アンドをとりてUWDI08i TDMA制御系へ出力
する。ただし、アパーチャー信号107は、サーチモー
ド時は常にハイレベルとして全TDMAフレームにわた
ってUwDヲ探すことKなる。The threshold correlation detection circuit 3 compares the preset UW/# turn with the received data string 101, determines the correlation, and outputs the allowable error value that changes in real time from the allowable error number setting circuit 2. Match within number 104/Yasis 10
6'i and r-) Output to 5. andf-)5Vi
-i pulse 10fz! :, 7.f--char signal 107 is ANDed and output to the UWDI08i TDMA control system. However, the aperture signal 107 is always at a high level in the search mode to search for UwD over all TDMA frames.
本発明においての最大の特徴は、許容誤シ数全回線品質
に応じて可変とすることにある。この際。The most important feature of the present invention is that the number of allowable errors is variable depending on the overall line quality. On this occasion.
しきい値相関検出回路3では1回線品質監視回路1で測
定された回線品質情報103によってリアルタイムで応
答する必要がある。このとき、ソフトウェアによる処理
では間に台ないために、リードウェア書き換え可能な素
子を用いてしきい稙相関検出回路3.許容誤り数設定回
路2全構成する。The threshold correlation detection circuit 3 needs to respond in real time using the line quality information 103 measured by the line quality monitoring circuit 1. At this time, since software processing is insufficient, a threshold correlation detection circuit 3. Completely configure the allowable error number setting circuit 2.
このハードウェア情報は記憶回路4にストアされており
8回線品質情報103.サーチ/ナローモード情報10
2が上位アドレスに入力されることから、これらの情報
をもとKした適切なハードウェア回路がしきb値相関検
出回路3.許容誤り数設定回路2にダウンロードされる
。ただし、リアルタイムで応答するといってもハードウ
ェア回路を入れ換えてしまうので、その応答時間は、
TDMAフレーム単位に設定した方がよい。This hardware information is stored in the storage circuit 4, and 8 line quality information 103. Search/Narrow mode information 10
2 is input to the upper address, an appropriate hardware circuit based on this information is used as the threshold b-value correlation detection circuit 3. It is downloaded to the allowable error number setting circuit 2. However, even though it responds in real time, the hardware circuit is replaced, so the response time is
It is better to set it for each TDMA frame.
なお1本発明は一般的な、 TDMA衛星通信系におい
て、特に回線品質の厳しい要求がない場合、許容誤り数
は、サーチ/ナローモードそれぞれで固定しても良い。Note that in the present invention, in a general TDMA satellite communication system, if there are no particularly strict requirements for line quality, the number of allowable errors may be fixed for each of the search and narrow modes.
以上、説明したように本発明は、衛用回線の回線品質を
監視して、その回線状態によりUW検出のしきh値を自
由に設定できることにより、リアルタイムで効率の良い
UW検出を実行可能とする。As explained above, the present invention enables efficient UW detection in real time by monitoring the line quality of the sanitary line and freely setting the threshold h value for UW detection according to the line condition. .
また、小型(1〜2m級)アンテナを有する地球局や降
雨減衰によるC/Hの劣化が顕著に現出する地球局など
でも本方式を適用することによシUWの検出が効率よく
行なえる。In addition, by applying this method, UW can be detected efficiently at earth stations with small (1-2 m class) antennas or where C/H deterioration due to rain attenuation is noticeable. .
第1図は本発明の一実施例のブロック図、第2図、第3
図はそれぞれ、従来方式の例を説明するためのブロック
図。101:受信データ、102:サーチ/ナロー情報、1
03:回線品質情報、104:許容誤り数、105:デ
ータノぐス、106:一致ノぐルス。107:アノぐ−チャー信号。図の藪FIG. 1 is a block diagram of one embodiment of the present invention, FIG.
Each figure is a block diagram for explaining an example of a conventional method. 101: Received data, 102: Search/narrow information, 1
03: Line quality information, 104: Tolerable number of errors, 105: Data logs, 106: Match logs. 107: Anonymous signal. illustration thicket
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63083069AJPH01256232A (en) | 1988-04-06 | 1988-04-06 | System for detecting synchronous word |
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP63083069AJPH01256232A (en) | 1988-04-06 | 1988-04-06 | System for detecting synchronous word |
| Publication Number | Publication Date |
|---|---|
| JPH01256232Atrue JPH01256232A (en) | 1989-10-12 |
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63083069APendingJPH01256232A (en) | 1988-04-06 | 1988-04-06 | System for detecting synchronous word |
| Country | Link |
|---|---|
| JP (1) | JPH01256232A (en) |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH03184439A (en)* | 1989-12-13 | 1991-08-12 | Nec Corp | Unique word detecting system |
| JPH07226730A (en)* | 1993-12-16 | 1995-08-22 | Nec Corp | Data transmission system |
| JPH07312589A (en)* | 1994-05-18 | 1995-11-28 | Nec Corp | Error allowable matching circuit |
| US6493360B1 (en) | 1997-12-09 | 2002-12-10 | Nec Corporation | Reception synchronization circuit, receiver using the same, and digital communication system |
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH03184439A (en)* | 1989-12-13 | 1991-08-12 | Nec Corp | Unique word detecting system |
| JPH07226730A (en)* | 1993-12-16 | 1995-08-22 | Nec Corp | Data transmission system |
| JPH07312589A (en)* | 1994-05-18 | 1995-11-28 | Nec Corp | Error allowable matching circuit |
| US5710775A (en)* | 1994-05-18 | 1998-01-20 | Nec Corporation | Error allowing pattern matching circuit |
| US6493360B1 (en) | 1997-12-09 | 2002-12-10 | Nec Corporation | Reception synchronization circuit, receiver using the same, and digital communication system |
| EP0923207A3 (en)* | 1997-12-09 | 2003-12-10 | Nec Corporation | Reception synchronization circuit, receiver using the same, and digital communication system |
| Publication | Publication Date | Title |
|---|---|---|
| US4506262A (en) | Synchronization of digital radio pager | |
| US5933468A (en) | Continuous synchronization adjustment in a telecommunications system | |
| US20030219040A1 (en) | Apparatus, method and storage medium for carrying out deskew among multiple lanes for use in division transmission of large-capacity data | |
| JPH01256232A (en) | System for detecting synchronous word | |
| RU2179369C2 (en) | Method of signal processing and procedure of switching of communication channels in wireless communication system and wireless communication system for implementation of method and procedure | |
| JPS612435A (en) | Forecasting device of receiving position | |
| JP2759176B2 (en) | Power saving method and apparatus for predetermined signal portion | |
| JPS6363238A (en) | Timing device for network system | |
| US6023768A (en) | Phase locked distributed time reference for digital processing and method therefor | |
| JPS5932237A (en) | Frame control system of ring bus | |
| JPS594252A (en) | System for detecting unique word | |
| US6647507B1 (en) | Method for improving a timing margin in an integrated circuit by setting a relative phase of receive/transmit and distributed clock signals | |
| JP2867495B2 (en) | Hitless switching method | |
| RU2207730C1 (en) | Procedure of reception, demodulation and processing of signals of satellite and radio relay communication lines | |
| US6707902B2 (en) | Method of resynchronizing data transfer between two modems connected by a dedicated line | |
| JPH0482345A (en) | How to detect multiple master stations | |
| JPH05276152A (en) | Synchronization hold circuit | |
| JPS609241A (en) | Synchronizing protection system | |
| JPH0119665B2 (en) | ||
| JPS587102B2 (en) | Data transmission method | |
| JPS6163125A (en) | Error control system | |
| JPS58206262A (en) | Communication controller | |
| JPS61158231A (en) | Frame synchronizing method | |
| JPH01311740A (en) | Synchronous word detection confirming system | |
| JPH01194624A (en) | Effective data detection centering system for buffer for data signal |