Movatterモバイル変換


[0]ホーム

URL:


コンテンツにスキップ
Wikipedia
検索

Intel Core i7

出典: フリー百科事典『ウィキペディア(Wikipedia)』
曖昧さ回避I7」はこの項目へ転送されています。アルバムについては「i7 (アルバム)」をご覧ください。
曖昧さ回避Core i7」はこの項目へ転送されています。旧シリーズのCore プロセッサーについては「Intel Core 2」をご覧ください。
Core i7
第11世代から最終世代(第14世代)までのIntel Core i7のロゴ
生産時期2008年11月から
生産者インテル
プロセスルール45nm から Intel 7
アーキテクチャx86
マイクロアーキテクチャNehalem
Sandy Bridge
Haswell
Skylake
Cypress Cove
Sunny Cove
Willow Cove
Golden Cove
Raptor Cove
Gracemont
命令セットIntel 64
コア数2から20
(スレッド数:4から28)
ソケットLGA1156
LGA1155
LGA1150
LGA1151
LGA1151v2
LGA1200
LGA1366
LGA1700
LGA2011
LGA2011-v3
LGA2066
コードネームBloomfield
Lynnfield
Clarksfield
Gulftown
Arrandale
Sandy Bridge
Ivy Bridge
Haswell
Broadwell
Skylake
Kaby Lake
Amber Lake
Coffee Lake
Whiskey Lake
Comet Lake
Rocket Lake
Ice Lake
Tiger Lake
Alder Lake
Raptor Lake
前世代プロセッサCore 2
次世代プロセッサCore i9
Core Ultra 7
Core 7
Core M
テンプレートを表示
ウィキメディア・コモンズには、インテルのCPUに関連するメディアがあります。

Intel Core i7(インテル コア アイセブン、以下 "i7"、"Core i7")は、インテルが製造する、Intel 64命令セットマイクロプロセッサである。Core 2の後継にあたり、GPUを内蔵していないプロセッサーは、2008年8月8日(米国時間)に発表し、11月16日(日本時間)に発売した。GPU(Intel Graphics)を内蔵したプロセッサーは、モバイル向けを2010年1月、デスクトップ向けを2011年1月に発売した。製品の位置づけは、インテル Core プロセッサー・ファミリーに属する。

概要

[編集]
[icon]
この節の加筆が望まれています。
主に: 最近の進化 2022年5月

Intel Core 2の後継にあたり、Nehalemマイクロアーキテクチャ次いでSandy Bridgeマイクロアーキテクチャによって実装されている。Core i7 はハイクラス向けの製品であり、主にメインストリーム向けには8コア/16スレッドと、P8コア+E8コア/24スレッド、ノートパソコン上位には、P6コア+E8コア/20スレッドのラインナップとなっている。上位製品には、Core i9(10コア/20スレッドまたは、P8コア+E16コア/32スレッド)があり、下位製品には、Core i5(主に、6コア12スレッドあるいはP6コア+E8コア14コア20スレッド)、Core i3(主に4コア8スレッド)、Pentium2コア4スレッド又は4コア4スレッド)、Celeron(主に2コア2スレッド又は、2コア4スレッド) が、サーバー向けにはXeon がある。第一世代のNehalemマイクロアーキテクチャのCore i7デスクトップ向け上位モデルはLGA1366パッケージ。デスクトップ向け下位モデルはアッパーミドルクラス(メインストリーム中の上位機種、ハイパフォーマンスモデル)向けという位置づけであり、Core i5シリーズと同じLGA1156パッケージであった。 第二世代のCore i7シリーズはSandy Bridgeマイクロアーキテクチャとなり、パッケージも、デスクトップ向け製品はハイエンドがLGA2011、メインストリームがLGA1155へ、モバイル向け製品はピンタイプが rPGA988B(対応ソケット:FCPGA988、Socket G2)、はんだボールタイプが BGA1224(対応ソケット:FCBGA1224)へとそれぞれ変更された。 第三世代のCore i7シリーズは、Ivy Bridgeマイクロアーキテクチャ、第四世代のCore i7シリーズは、HaswellマイクロアーキテクチャとなりメインストリームがLGA1150へ変更された。第五世代のCore i7シリーズになると、broadwellマイクロアーキテクチャになり、プロセスルール22nmから14nmに細かくなった。又、メインストリームのソケットはそのままに、モバイルハイクラス用 (HQ) ソケットがBGA1364(対応ソケット:FCBGA1364)になり、モバイル用ソケットがBGA1168(対応ソケット:FCBGA1168)になった。

特徴

[編集]
Nehalem 世代
Core i7 表面のヒートスプレッダ(Core i7 940)
Core i7 裏面のランド配置(Core i7 940)
→「Nehalemマイクロアーキテクチャ」も参照
Sandy Bridge 世代
→「Sandy Bridgeマイクロアーキテクチャ」も参照
  • デスクトップ向け製品のソケットは、LGA1155/2011の2種類。コードネームはSandy Bridge, Sandy Bridge-E。
  • Intel AVX に対応。
  • LGA1155は、LGA1156と似ているがソケットの形状が異なり物理的に互換性はない。
  • メモリは Sandy Bridge がデュアルチャネル (DDR3-1333×2; 21GB/s)、Sandy Bridge-E がクアッドチャネル (DDR3×4)。
  • DMIの通信速度は、LGA1156の2.5GT/sと比べ5.0GT/sと倍増し、高速化している。
  • LGA1155の場合、CPUクーラーはLGA1156のものが流用できる。
Ivy Bridge 世代
→「Ivy Bridgeマイクロアーキテクチャ」も参照

Ivy BridgeはSandy Bridgeに比して以下の機能の向上を含む[1][2]

また、この世代からCPU内部の熱伝導材(TIM)がソルダリングからサーマルグリスに変更されている。このため、一部のユーザー間ではヒートスプレッダを剥がし、TIMを液体金属などの熱伝導率の高いものに変更する殻割りと呼ばれる行為が流行した。

全ての機能を有効にするためにはIntel 7シリーズチップセット採用マザーボードが必要である。機能制限が生じるもののIntel 6シリーズチップセット採用マザーボードにも搭載が可能であることが発表された[11]

デスクトップ向けラインナップ

[編集]

第1世代 Nehalem

[編集]
→詳細は「Nehalemマイクロアーキテクチャ」を参照
Core i7 975

全プロセッサ共通事項:プロセスルールは 45nm。

  • マイクロアーキテクチャ - Nehalem
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー -Intel 64XD bitTBT 1.0HTEIST、PCI Express 2.0 対応
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 8MB
  • 発売時期(発表日 or 発売日) - Bloomfield : 2008年11月16日日本時間、Lynnfield : 2009年9月8日日本時間
  • 特記事項 - AVX/AESは非搭載.vPro/VT-d/TXTは875K以外のLynnfieldで有効.
  • 補足事項 - BloomfieldはCore 2(デスクトップ向け)シリーズの後継製品。Extreme Editionは、通常のi7と違い、QPIの速度が速く、コア内部のクロック倍率が固定されていない。また、Turbo Mode でのコア内部クロックの倍率が細かく設定可能である。Lynnfieldは2009年9月8日に公式発表、即日発売開始されたクアッドコアプロセッサ。Core i7 / i5と命名された[12]。プロセスルール45nmかつパッケージLGA1156で製造された。デュアルチャネルのDDR3メモリコントローラとPCI Express 2.0 x16を実装した。ノースブリッジが担った機能が(Bloomfield世代のようなメモリコントローラのみならず、全て)CPUに統合されたため、メインメモリ以外の外部通信対象はノースブリッジからサウスブリッジに変わっており、その通信は(Bloomfield世代CPUをホストしたノースブリッジ・サウスブリッジ間通信と同様に)DMIで接続されている。なおCPUダイ内での、CPUコアとノースブリッジに相当する部分との通信には旧来CPUの外部通信方式であったQPIがそのまま用いられている。2010年6月1日新たに追加された875Kでは、TurboBoost動作時のクロック倍率が自由に変更可能になっている[13]
Bloomfield
Bloomfield
型番CPUTDP
(W)
対応メモリQPI
(GT/s)
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
9754 (8)3.333.618130DDR3-10666.4
9653.23.46
9604.8
9503.063.33
9402.933.2
9302.83.06
9202.662.93
Lynnfield
Lynnfield
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
8804 (8)3.063.731895DDR3-1333
875K2.933.6
870
870S2.6682
8602.83.4695
860S2.5382

第1世代 Westmere

[編集]
→詳細は「Nehalemマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Nehalem
  • 対応ソケット -LGA1366
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー - Intel 64、XD bit、TBT 1.0、HT、EIST
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×6, L2: 256KB×6, L3: 12MB
  • 発売時期(発表日 or 発売日) - 2010年3月17日日本時間
  • 特記事項 - AVXは非搭載.vPro/VT-d/TXTは無効
Gulftown
Gulftown
型番CPUTDP
(W)
対応メモリQPI
(GT/s)
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
990X6 (12)3.463.731.512130DDR3-10666.4
980X3.333.6
9804.8
9703.23.46

第2世代 Sandy Bridge

[編集]
→詳細は「Sandy Bridgeマイクロアーキテクチャ」を参照
Core i7 3930K
Core i7 2600K

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 2.0 対応
  • グラフィックス機能 - QSV/3D/CVT HD対応、API - DirectX 10.1、OpenGL 3.1
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 8MB or 10MB or 12MB or 15MB
  • 発売日 - Sandy Bridge-DT : 2011年1月9日日本時間、Sandy Bridge-E : 2011年11月14日日本時間
  • 特記事項 - vPro/TXTは、2600/2600Sのみ有効.VT-dは、3970X/3960X(C2ステッピング)/3930K(C2ステッピング)/3820/2600/2600Sのみ有効.
Sandy Bridge-E
Sandy Bridge-E
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
3970X6 (12)3.54.01.515150DDR3-1600
3960X3.33.9130
3930K3.23.812
38204 (8)3.6110
Sandy Bridge-DT
Sandy Bridge-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
2700K4 (8)3.53.918HD 300012850135095DDR3-1333
2600K3.43.8
2600HD 20006
2600S2.865

第3世代 Ivy Bridge

[編集]
→詳細は「Ivy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.0、OpenGL 4.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 8MB or 10MB or 12MB or 15MB
  • 発売日 - Ivy Bridge-DT : 2012年4月29日日本時間、Ivy Bridge-E : 2013年9月11日日本時間
  • 特記事項 - vPro/TXTは、3770/3770S/3770Tのみ有効.
Ivy Bridge-E
Ivy Bridge-E
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
4960X6 (12)3.64.01.515130DDR3-1866
4930K3.43.912
4820K4 (8)3.7110
Ivy Bridge-DT
Ivy Bridge-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
3770K4 (8)3.53.918HD 400016650115077DDR3-1600
37703.4
3770S3.165
3770T2.53.745

第4世代 Haswell

[編集]
→詳細は「Haswellマイクロアーキテクチャ」を参照
Core i7 5820K

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Haswell
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.1/11.2/12、OpenGL 4.0/4.3
  • DirectX 12 の脆弱性 - Haswellについてはのちに特権昇格の脆弱性が発見され、15.40.44.5107以降のドライバーではDirectX 12のサポートが無効化された[14]。Intelのサイトから、15.36 ドライバーを入手可能[15]
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 8MB or 15MB or 20MB
  • 発売日 - Haswell-DT : 2013年6月2日日本時間、Haswell-E : 2014年8月30日日本時間
  • 特記事項 - vPro/TXTは、4790/4771/4770/4790S/4770S/4790T/4785T/4770T/4765Tのみ有効.
Haswell-E
Haswell-E
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
5960X8 (16)3.03.5220140DDR4-2133
5930K6 (12)3.53.71.515
5820K3.33.6
Haswell-DT
Haswell-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
4790K4 (8)4.04.418HD 460020350125088DDR3-1600
4770K3.53.984
47903.64.01200
47713.53.9
47703.4
4790S3.24.065
4770S3.13.9
4790T2.745
4770T2.53.7
4785T2.23.235
4765T2.03.0
Haswell-H
Haswell-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
4770R4 (8)3.23.916128Iris Pro 520040200130065DDR3-1600

第5世代 Broadwell

[編集]
→詳細は「Broadwellマイクロアーキテクチャ」を参照
Core i7 6800K

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Haswell
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、TBMT 3.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.2、OpenGL 4.3
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 6MB or 15MB or 20MB or 25MB
  • 発売日 - Broadwell-DT : 2015年6月18日日本時間、Broadwell-E : 2016年5月31日日本時間
  • 特記事項 - vPro/TXTは、無効.Turbo Boost Max Technology (TBMT) は、6950X/6900K/6850K/6800Kのみ有効.
Broadwell-E
Broadwell-E
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
6950X10 (20)3.03.52.525140DDR4-2400
6900K8 (16)3.23.7220
6850K6 (12)3.63.81.515
6800K3.43.6
Broadwell-DT
Broadwell-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
5775C4 (8)3.33.716128Iris Pro 620048300115065DDR3-1600
Broadwell-H
Broadwell-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
5775R4 (8)3.33.816128Iris Pro 620048300115065DDR3-1866

第6世代 Skylake

[編集]
→詳細は「Skylakeマイクロアーキテクチャ」を参照
Core i7 7800X
Core i7 6700K

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 8MB, 8.25MB, 11MB, 16.5MB
  • 発売日 - Skylake-S : 2015年8月5日日本時間、Skylake-X : 2017年4月米国時間、Skylake-X Refresh : 2018年12月21日日本時間[16]
  • MSサポート(終了日) - Windows 7/8.1 のサポートは、2018年7月17日.緊急のセキュリティアップデートは、Windows 7: 2020年1月14日、Windows 8.1:2023年1月10日.
2016年8月11日に撤回を発表.Skylakeに対するサポート期間は、延長サポート終了日までサポートされる.ちなみに、Windows 10からWindows 11へのアップデート要件はSkylake-Xシリーズが緩和された。
  • 特記事項 - vPro/TXTは、6700/6700Tのみ有効.Intel Software Guard Extensions (SGX) 未対応版は、SR2BR、SR2BT、SR2BU.対応版は、SR2L0、SR2L2、SR2L3.
Skylake-X
Skylake-X
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
7820X8 (16)3.64.3811140DDR4-2666
7800X6 (12)3.54.068.25DDR4-2400
Skylake-X Refresh
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
9800X8 (16)3.84.4816.5165DDR4-2666
Skylake-S
Skylake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
6700K4 (8)4.04.218HD 53024350115091DDR4-2133
DDR3-1600
67003.44.065
6700T2.83.6110035
Skylake-H
Skylake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
6785R4 (8)3.33.918128Iris Pro 58072350115065DDR4-2133
DDR3-1600

第7世代 Kaby Lake

[編集]
→詳細は「Kaby Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm[17]

  • マイクロアーキテクチャ - Skylake
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 8MB
  • 発売日 - Kaby Lake-S : 2017年1月6日[18]、Kaby Lake-X : 2017年Q2
  • 特記事項 - vPro, TXTはK,X型番(OCモデル)では無効.
Kaby Lake-X
Kaby Lake-X
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
7740X4 (8)4.34.518112DDR4-2666
Kaby Lake-S
Kaby Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
7700K4 (8)4.24.518HD 63024350115091DDR4-2400
DDR3-1600
77003.64.265
7700T2.93.835

第8・第9世代 Coffee Lake

[編集]
→詳細は「Coffee Lakeマイクロアーキテクチャ」を参照
Core i7 8700K

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1151v2
  • 命令セット拡張 - SSE4.1,SSE4.2,AVX2、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI 1.4、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.5
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×6, L2: 256KB×6, L3: 12MB
  • 発売日 - Coffee Lake-S : 2017年11月2日[19]、Coffee Lake-S Refresh : 2018年11月2日[20]
  • 特記事項 - vPro/SIPPは、8086K/9700KFのみ無効.
  • 補足事項 - Coffee Lake-Sは第8世代、Coffee Lake-S Refreshは第9世代.
Coffee Lake-S
Coffee Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8086K6 (12)4.05.01.512UHD 63024350120095DDR4-2666
8700K3.74.7
87003.24.665
8700T2.44.035
Coffee Lake-S Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
9700K8 (8)3.64.9212UHD 63024350120095DDR4-2666
9700KFN/A
97003.04.7UHD 63024350120065
9700FN/A
9700T2.04.3UHD 63024350120035

第10世代 Comet Lake

[編集]
→詳細は「Comet Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1200
  • 命令セット拡張 - SSE4.1,SSE4.2,AVX2、テクノロジー - Intel 64、XD bit、TBT 3.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI 1.4、グラフィックス機能 - 4K/QSV/3D/CVT HD対応、API - DirectX 12、OpenGL 4.5、但し左記の機能はGPUが組み込まれているタイプのみ
  • キャッシュ容量 (L1/L2/L3) - L1: 64KB×8, L2: 256KB×8, L3: 16MB
  • 発売日 - 2020年5月20日[21]
Comet Lake-S
Comet Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10700K8 (16)3.85.0216UHD 630243501200125DDR4-2933
10700KFN/A
107002.94.7UHD 63024350120065
10700FN/A
10700T2.04.4UHD 63024350120035

第11世代 Rocket Lake

[編集]
→詳細は「Rocket Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Cypress Cove
  • 対応ソケット -LGA1200
  • 命令セット拡張 - SSE4.1,SSE4.2,AVX2,AVX-512、テクノロジー - Intel 64、XD bit、TBT 3.0、HT、EIST、PCI Express 4.0 対応
  • グラフィクス出力 - eDP/DP/HDMI 1.4、グラフィクス機能 - 4K/QSV/3D/CVT HD対応、API - DirectX 12.1、OpenGL 4.5、但し左記の機能はGPUが組み込まれているタイプのみ
  • キャッシュ容量 (L1/L2/L3) - L1: 80KB×8, L2: 512KB×8, L3: 16MB
  • 発売日 - 2021年3月30日
Rocket Lake-S
Rocket Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
11700K8 (16)3.64.9416UHD 750323501300125DDR4-3200
11700KFN/A
117002.54.8UHD 75032350130065
11700FN/A
11700T1.44.5UHD 75032350130035

第12世代 Alder Lake

[編集]
→詳細は「Alder Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Golden Cove
    • Eコア - Gracemont
  • 対応ソケット -LGA1700
  • キャッシュ容量 (L1/L2/L3) - L1:80KB×8+96KB×4, L2: 1.25MB×8+2MB, L3: 25MB
  • 発売日 - 2021年11月4日
Alder Lake-S
Alder Lake-S
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12700K8 (16)4 (4)3.64.92.73.81225UHD 770323001500125190DDR5-4800
DDR4-3200
12700KFN/A
127002.14.81.63.6UHD 77032300150065180
12700FN/A
12700T1.44.61.03.4UHD 7703230015003599

第13・第14世代 Raptor Lake

[編集]
→詳細は「Raptor Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Raptor Cove
    • Eコア - Gracemont
  • 対応ソケット -LGA1700
  • キャッシュ容量 (L1/L2/L3) - L1:80KB×8+96KB×8, L2: 2MB×8+4MB×2/2MB×8+4MB×4, L3: 30MB/33MB
  • 発売日 - Raptor Lake-S : 2022年10月20日、Raptor Lake-S Refresh : 2023年10月17日
  • 補足事項 - Raptor Lake-Sは第13世代、Raptor Lake-S Refreshは第14世代.
Raptor Lake-S
Raptor Lake-S
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13700K8 (16)8 (8)3.45.32.54.22430UHD 770323001600125253DDR5-5600
DDR4-3200
13700KFN/A
137002.15.11.54.1UHD 77032300160065219
13790F33N/A
13700F30
13700T1.44.81.03.6UHD 77032300160035106
Raptor Lake-S Refresh
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
14700K8 (16)12 (12)3.45.52.54.32833UHD 770323001600125253DDR5-5600
DDR4-3200
14700KFN/A
147002.15.31.54.2UHD 77032300160065219
14700FN/A
14700T1.35.00.93.7UHD 77032300160035106
14790F8 (8)2.15.31.54.22436N/A65219

モバイル向けラインナップ

[編集]

第1世代 Nehalem

[編集]
→詳細は「Nehalemマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 45nm。

  • マイクロアーキテクチャ - Nehalem
  • 対応ソケット -Socket G1
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー -Intel 64XD bitTBT 1.0HTEIST、PCI Express 2.0 対応
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 6MB or 8MB
  • 発売時期(発表日 or 発売日) - 2009年9月米国時間
  • 特記事項 - AVX/AESは、非搭載.vProは、940XM/920XMのみ無効.VT-x/VT-d/TXTは、有効.
  • 補足事項 - ClarksfieldはCore 2(モバイル向け)シリーズの後継製品。2チャンネルのDDR3メモリコントローラとPCI Express 2.0 x16を実装。インテルのExtreme Editionに属するCPUにおいて、初めてTXT(Trusted Execution Technology)に対応したプロセッサーである。プロセッサーナンバー末尾の「M」は「Mobile」、「LM」は「Low Voltage」、「UM」は「Ultra Low Voltage」、「Q」は「Quad」、「X」は「extreme」を意味する[22]
Clarksfield
Clarksfield
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
940XM4 (8)2.133.331855DDR3-1333
920XM2.03.2
840QM1.8645
820QM1.733.06
740QM2.936
720QM1.62.8

第1世代 Westmere

[編集]
→詳細は「Nehalemマイクロアーキテクチャ」を参照

[注釈 2]

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Nehalem
  • 対応ソケット -Socket G1 or オンボード
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー - Intel 64、XD bit、TBT 1.0、HT、EIST
  • グラフィックス機能 - CVT HD対応、API - DirectX 10.1、OpenGL 2.1、PCI Express 2.0 対応
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 4MB
  • 発売時期(発表日 or 発売日) - 2010年1月米国時間
  • 特記事項 - AVXは非搭載.vPro/VT-x/VT-d/AES/TXTは、有効.
Arrandale
Arrandale
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
640M2 (4)2.83.460.54HD Graphics1250076635DDR3-1066
620M2.663.33
660LM2.263.0626656625
640LM2.132.93
620LM2.02.8
680UM1.462.5316650018DDR3-800
660UM1.332.4
640UM1.22.26
620UM1.062.13

第2世代 Sandy Bridge

[編集]
→詳細は「Sandy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 2.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 10.1、OpenGL 3.1
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 4MB or 6MB or 8MB
  • 発売時期(発表日 or 発売日) - 2011年1月米国時間
  • 特記事項 - vPro/VT-d/TXTは、2670QM/2630QM/2675QM/2635QMのみ無効.
Sandy Bridge
Sandy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
2960XM4 (8)2.73.718HD 300012650130055DDR3-1600
2920XM2.53.5
2860QM3.645
2820QM2.33.4
2760QM2.43.56
2720QM2.23.3
2675QM3.11200DDR3-1333
2670QM1100
2635QM2.02.91200
2630QM1100
2640M2 (4)2.83.50.54130035
2620M2.73.4
2649M2.33.2500110025
2629M2.13.0
2677M1.82.9350120017
2637M1.72.8
2657M1.62.71000
2617M1.52.6950

第3世代 Ivy Bridge

[編集]
→詳細は「Ivy Bridgeマイクロアーキテクチャ」を参照
Core i7 3630QM
Core i7 3517U

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 2.0/3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.0、OpenGL 4.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 4MB or 6MB or 8MB
  • 発売時期(発表日 or 発売日) - 2012年4月米国時間
  • 特記事項 - vPro/TXTは、36xxQM/35xxUのみ無効.VT-dは、3630QM/3610QM/3632QM(PGA)/3612QM(PGA)のみ無効.PCI Express 3.0は、3xxxXM/3xxxQM/3xxxMのみ対応.SDPは、3689Yのみ7W.
Ivy Bridge
Ivy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
3940XM4 (8)3.03.918HD 400016650135055DDR3-1600
3920XM2.93.81300
3840QM2.845
3820QM2.73.71250
3740QM61300
3720QM2.63.61250
3635QM2.43.41200
3630QM1150
3615QM2.33.31200
3610QM1100
3632QM2.23.2115035
3612QM2.13.11100
3540M2 (4)3.03.70.541300
3525M2.93.61350
3520M1250
3687U2.13.3350120017
3667U2.03.21150
3537U3.11200
3517U1.93.01150
3689Y1.52.685013

第4世代 Haswell

[編集]
→詳細は「Haswellマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Haswell
  • 対応ソケット -Socket G3 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 2.0/3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.1/11.2/12、OpenGL 4.0/4.3
  • DirectX 12 の脆弱性 - Haswellについてはのちに特権昇格の脆弱性が発見され、15.40.44.5107以降のドライバーではDirectX 12のサポートが無効化された[14]。Intelのサイトから、15.36 ドライバーを入手可能[15]
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 4MB or 6MB or 8MB
  • 発売時期(発表日 or 発売日) - 2013年6月米国時間
  • 特記事項 - vProは、47xxMQ/47xxHQ/45xxUのみ無効.VT-dは、47xxMQ/4510U/4500Uのみ無効.TXTは、47xxMQ/472xHQ/471xHQ/470xHQ/45xxUのみ無効.SDPは、4610Yのみ6W.PCI Express 3.0は、4xxxMX/4xxxMQ/4xxxM/4xxxHQのみ対応.
Haswell-M
Haswell-M
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
4940MX4 (8)3.14.018HD 460020400135057DDR3-1600
4930MX3.03.9
4910MQ2.9130047
4900MQ2.83.8
4810MQ6
4800MQ2.73.7
4710MQ2.53.51150
4700MQ2.43.4
4712MQ2.33.337
4702MQ2.23.2
4610M2 (4)3.03.70.541300
4600M2.93.6
Haswell-H
Haswell-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
4980HQ4 (8)2.84.016128Iris Pro 520040200130047DDR3-1600
4960HQ2.63.8
4950HQ2.43.6
4870HQ2.53.71200
4860HQ2.43.6
4850HQ2.33.5
4770HQ2.23.4
4760HQ2.13.3
4750HQ2.03.2
4720HQ2.63.6N/AHD 460020400
4710HQ2.53.5
4700HQ2.43.4
4722HQ115037
4712HQ2.33.3
4702HQ2.23.2
Haswell-U
Haswell-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
4578U2 (4)3.03.50.54Iris 510040200120028DDR3-1600
LPDDR3-1600
4558U2.83.3
4650U1.7HD 5000110015
4550U1.53.0
4600U2.13.3HD 440020
4510U2.03.1
4500U1.83.0
Haswell-Y
Haswell-Y
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
4610Y2 (4)1.72.90.54HD 42002020085011.5DDR3-1600
LPDDR3-1600

第5世代 Broadwell

[編集]
→詳細は「Broadwellマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Haswell
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 2.0/3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.2、OpenGL 4.3
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 4MB or 6MB
  • 発売時期(発表日 or 発売日) - Broadwell-H : 2015年6月米国時間、Broadwell-U : 2015年1月米国時間
  • 特記事項 - vPro/TSX/TXTは、5650U/5600Uのみ有効.PCI Express 3.0は、5xxxHQ系プロセッサーのみ対応.
Broadwell-H
Broadwell-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
5950HQ4 (8)2.93.816128Iris Pro 620048300115047DDR3-1866
LPDDR3-1866
5850HQ2.73.61100
5750HQ2.53.41050
5700HQ2.73.5
Broadwell-U
Broadwell-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
5557U2 (4)3.13.40.54Iris 610048300110028DDR3-1600
LPDDR3-1866
5650U2.23.1HD 6000100015
5550U2.03.0
5600U2.63.2HD 550024950DDR3-1600
LPDDR3-1600
5500U2.43.0

第6世代 Skylake

[編集]
→詳細は「Skylakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 4MB or 6MB or 8MB
  • 発売時期(発表日 or 発売日) - 2015年9月米国時間
  • MSサポート(終了日) - Windows 7/8.1 のサポートは、2018年7月17日.緊急のセキュリティアップデートは、Windows 7: 2020年1月14日、Windows 8.1:2023年1月10日.
2016年8月11日に撤回を発表.Skylakeに対するサポート期間は、OSの延長サポート終了日までサポートされる.
  • 特記事項 - vPro/TXTは、6920HQ/6820HQ/6660U/6650U/6600Uのみ有効.TSXは、6920HQ/6820HQ/6820HK/6660U/6650U/6600Uのみ有効.
Skylake-H
Skylake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
6970HQ4 (8)2.83.718128Iris Pro 58072350105045DDR4-2133
DDR3-1600
LPDDR3-1866
6870HQ2.73.61000
6770HQ2.63.56950
6920HQ2.93.88N/AHD 530241050
6820HK2.73.6
6820HQ
6700HQ2.63.56
Skylake-U
Skylake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
6567U2 (4)3.33.60.5464Iris 55048300110028DDR4-2133
DDR3-1600
LPDDR3-1866
6660U2.43.4Iris 540105015
6650U2.2
6560U3.2
6600U2.63.4N/AHD 52024
6500U2.53.1
6498DUHD 51012

第7・第8世代 Kaby Lake

[編集]
→詳細は「Kaby Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット - オンボード
  • 発売時期(発表日 or 発売日) - Kaby Lake-G : 2018年1月米国時間、Kaby Lake-H : 2017年1月米国時間、Kaby Lake-U, Y : 2016年10月米国時間、Kaby Lake-R : 2017年7月米国時間、Amber Lake-Y : 2018年Q3米国時間
  • 補足事項 - Kaby Lake-H, U, Yは第7世代、Kaby Lake-G, R, Amber Lake-Yは第8世代。
Kaby Lake-G
Kaby Lake-G
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番SP数クロック (MHz)
定格ターボL2L3定格ターボ
8809G4 (8)3.14.218RX Vega M GH153610631190100DDR4-2400
8709G4.1
8706GRX Vega M GL1280931101165
8705G
Kaby Lake-H
Kaby Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
7920HQ4 (8)3.14.118HD 63024350110045DDR4-2400
DDR3-1600
LPDDR3-2133
7820HK2.93.9
7820HQ
7700HQ2.83.86
Kaby Lake-U
Kaby Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
7567U2 (4)3.54.00.5464Iris Plus 65048300115028DDR4-2133
DDR3-1600
LPDDR3-1866
7660U2.5Iris Plus 640110015
7560U2.43.81050
7600U2.83.9N/AHD 620241150
7500U2.73.51050
Kaby Lake-R
Kaby Lake-U Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8650U4 (8)1.94.218UHD 62024300115015DDR4-2400
LPDDR3-2133
8550U1.84.0
Kaby Lake-Y
Kaby Lake-Y
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
7Y752 (4)1.33.60.54HD 6152430010504.5DR3-1600
LPDDR3-1866
Amber Lake-Y
Amber Lake-Y
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8510Y2 (4)1.84.30.54UHD 6172430010507DDR3-1600
LPDDR3-2133
8500Y1.54.2UHD 6155DDR3-1600
LPDDR3-1866
Amber Lake-Y Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10510Y4 (8)1.24.518UHD 6172430011507DDR3-1600
LPDDR3-2133

第8・第9世代 Coffee Lake

[編集]
→詳細は「Coffee Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット - オンボード
  • 発売時期(発表日 or 発売日) - Coffee Lake-B, H, U : 2018年Q2米国時間、Coffee Lake-H Refresh : 2019年Q2米国時間、Whiskey Lake-U : 2018年Q3米国時間
  • 補足事項 - Coffee Lake-H Refreshは第9世代、他は第8世代.
Coffee Lake-B
Coffee Lake-B
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8700B6 (12)3.24.61.512UHD 63024350120065DDR4-2666
Coffee Lake-H
Coffee Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8850H6 (12)2.64.31.59UHD 63024350115045DDR4-2666
LPDDR3-2133
8750H2.24.11100
Coffee Lake-H Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
9850H6 (12)2.64.61.512UHD 63024350115045DDR4-2666
LPDDR3-2133
9750H4.5
9750HFN/A
Coffee Lake-U
Coffee Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
8569U4 (8)2.84.718128Iris Plus 65548300120028DDR4-2400
LPDDR3-2133
8559U2.74.5
8557U1.7Iris Plus 645115015
Whiskey Lake-U
Whiskey Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8665U4 (8)1.94.818UHD 62024300115015DDR4-2400
LPDDR3-2133
8565U1.84.6

第10世代 Comet Lake

[編集]
→詳細は「Comet Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
Comet Lake-H
Comet Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10875H8 (16)2.34.9216UHD 63024350120045DDR4-2933
10870H2.24.8
10850H6 (12)2.74.91.5121150
10750H2.64.8
Comet Lake-U
Comet Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10810U6 (12)1.14.91.512UHD 62024300115015DDR4-2666
LPDDR4-2933
LPDDR3-2133
10710U4.7
10610U4 (8)1.84.918
10510U

第10世代 Ice Lake

[編集]
→詳細は「Ice Lakeマイクロアーキテクチャ」を参照

[注釈 3]

全プロセッサ共通事項:プロセスルールは 10nm。

  • マイクロアーキテクチャ - Sunny Cove
Ice Lake-U
Ice Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1068NG74 (8)2.34.128Iris Plus
Graphics
64300110028DDR4-3200
LPDDR4-3733
1068G7
1065G71.33.915
Ice Lake-Y
Ice Lake-Y
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1060NG74 (8)1.23.828Iris Plus
Graphics
64300110010LPDDR4-3733
1060G71.09

第11世代 Tiger Lake

[編集]
→詳細は「Tiger Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 10nm。

  • マイクロアーキテクチャ - Willow Cove
Tiger Lake-B
Tiger Lake-B
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
11700B8 (16)3.24.81024UHD
Graphics
32350145065DDR4-3200
Tiger Lake-H
Tiger Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
11850H8 (16)2.54.81024UHD
Graphics
32350145045DDR4-3200
11800H2.34.6
11600H6 (12)2.97.518
Tiger Lake-H35
Tiger Lake-H35
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
11390H4 (8)3.45.0512Iris Xe
Graphics
96140035DDR4-3200
LPDDR4X-4266
11375H3.31350
11370H4.8
Tiger Lake-UP3
Tiger Lake-UP3
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1195G74 (8)5.0512Iris Xe
Graphics
96140015DDR4-3200
LPDDR4X-4266
1185G71.84.81350
1165G71.74.71300
Tiger Lake-UP4
Tiger Lake-UP4
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1180G74 (8)1.34.6512Iris Xe
Graphics
9611009LPDDR4X-4266
1160G71.24.4

第12世代 Alder Lake

[編集]
→詳細は「Alder Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Golden Cove
    • Eコア - Gracemont
Alder Lake-HX
Alder Lake-HX
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12850HX8 (16)8 (8)2.14.81.53.41425UHD
Graphics
32145055157DDR5-4800
DDR4-3200
12800HX2.0
12650HX6 (12)4.73.311.524
Alder Lake-HX Refresh
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13700HX8 (16)8 (8)2.15.01.53.71430UHD
Graphics
32155055157DDR5-4800
DDR4-3200
13650HX6 (12)2.64.91.93.611.52416
Alder Lake-H
Alder Lake-H
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12800H6 (12)8 (8)2.44.81.83.711.524Iris Xe
Graphics
96140045115DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
12700H2.34.71.73.5
12650H4 (4)9.5UHD
Graphics
64
Alder Lake-P
Alder Lake-P
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1280P6 (12)8 (8)1.84.81.33.611.524Iris Xe
Graphics
9614502864DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
1270P4 (8)2.21.63.59181400
1260P2.14.71.53.4
Alder Lake-U
Alder Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1265U2 (4)8 (8)1.84.81.33.66.512Iris Xe
Graphics
9612501555DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
1255U1.74.71.23.5
1260U1.10.8950929LPDDR5-5200
LPDDR4X-4266
1250U

第13・第14世代 Raptor Lake

[編集]
→詳細は「Raptor Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Raptor Cove
    • Eコア - Gracemont
Raptor Lake-HX
Raptor Lake-HX
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13850HX8 (16)12 (12)2.15.31.53.82830UHD
Graphics
32160055157DDR5-5600
DDR4-3200
Raptor Lake-HX Refresh
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
14700HX8 (16)12 (12)2.15.51.53.92833UHD
Graphics
32160055157DDR5-5600
DDR4-3200
14650HX8 (8)2.25.21.63.7243016
Raptor Lake-H
Raptor Lake-H
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13800H6 (12)8 (8)2.55.21.84.011.524Iris Xe
Graphics
96150045115DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
13705H2.45.03.7
13700H
13620H4 (4)4.93.69.5UHD
Graphics
64DDR5-5200
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Raptor Lake-P
Raptor Lake-P
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1370P6 (12)8 (8)1.95.21.43.911.524Iris Xe
Graphics
9615002864DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
1360P4 (8)2.25.01.63.7918
Raptor Lake-U
Raptor Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1365U2 (4)8 (8)1.85.21.33.96.512Iris Xe
Graphics
9613001555DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
1355U1.75.01.23.7

組み込み向けラインナップ

[編集]

第1世代 Westmere

[編集]
→詳細は「Nehalemマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Nehalem
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー - Intel 64、XD bit、TBT 1.0、HT、EIST、API - DirectX 10.1、OpenGL 2.1、PCI Express 2.0 対応
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 4MB
  • 発売時期(発表日 or 発売日) - 2010年1月米国時間
  • 特記事項 - AVXは、非搭載.vProは、620LEのみ有効.
Arrandale
Arrandale
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
610E2 (4)2.533.20.54HD Graphics1250076635DDR3-1066
620LE2.02.826656625
660UE1.332.416650018DDR3-800
620UE1.062.13

第2世代 Sandy Bridge

[編集]
→詳細は「Sandy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 2.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 10.1、OpenGL 3.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 4MB or 6MB
  • 発売時期(発表日 or 発売日) - 2011年1月米国時間
Sandy Bridge
Sandy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
2715QE4 (8)2.13.016HD 300012650120045DDR3-1600
2710QE
2655LE2 (4)2.22.90.54100025DDR3-1333
2610UE1.52.435085017

第3世代 Ivy Bridge

[編集]
→詳細は「Ivy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/CVT HD対応、API - DirectX 11.0、OpenGL 4.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×コア数, L2: 256KB×コア数, L3: 4MB or 6MB
  • 発売時期(発表日 or 発売日) - 2012年4月米国時間
Ivy Bridge
Ivy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
3615QE4 (8)2.33.316HD 400016650100045DDR3-1600
3610QE
3612QE2.13.135
3555LE2 (4)2.53.20.5455025
3517UE1.72.835017

第4世代 Haswell

[編集]
→詳細は「Haswellマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Haswell
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応 
  • グラフィックス出力 - eDP/DP/HDMI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.1/11.2/12、OpenGL 4.0/4.3
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 6MB or 8MB
  • 発売時期(発表日 or 発売日) - 2013年6月米国時間
  • 特記事項 - TSXは、無効.vProは、4700EQのみ有効.TBT 2.0は、4700EC/4702ECのみ無効.
Haswell-DT
Haswell-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
4770TE4 (8)2.33.318HD 460020350100045DDR3-1600
Haswell-H
Haswell-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
4860EQ4 (8)1.83.216128Iris Pro 520040750100047DDR3-1600
4850EQ1.6650
4701EQ2.43.4N/AHD 460020400
4700EQ
4700EC2.7N/A8N/A43
4702EC2.027

第5世代 Broadwell

[編集]
→詳細は「Broadwellマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Haswell
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.2、OpenGL 4.3
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 6MB
  • 発売時期(発表日 or 発売日) - 2015年6月米国時間
Broadwell-H
Broadwell-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
5850EQ4 (8)2.73.416128Iris Pro 620048300100047DDR3-1600
5700EQ2.6N/AHD 560024

第6世代 Skylake

[編集]
→詳細は「Skylakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、TBT 2.0、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 8MB
  • 発売時期(発表日 or 発売日) - 2015年10月米国時間
Skylake-S
Skylake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
6700TE4 (8)2.43.418HD 53024350100035DDR4-2133
DDR3-1600
Skylake-H
Skylake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
6820EQ4 (8)2.83.518HD 53024350100045DDR4-2133
DDR3-1600
LPDDR3-1866
6822EQ2.02.825

第7世代 Kaby Lake

[編集]
→詳細は「Kaby Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
Kaby Lake-H
Kaby Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
7820EQ4 (8)3.03.718HD 63024350100045DDR4-2400

第8世代、第9世代 Coffee Lake

[編集]
→詳細は「Coffee Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
Coffee Lake-S
Coffee Lake-S Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
9700E8 (8)2.64.4212UHD 63024350115065DDR4-2666
9700TE1.83.835
Coffee Lake-H
Coffee Lake-H Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
9850HE6 (12)2.74.41.59UHD 63024350115045DDR4-2666
9850HL1.94.125
Whiskey Lake-U
Whiskey Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8665UE4 (8)1.74.418UHD 62024300115015DDR4-2400
LPDDR3-2133

第10世代 Comet Lake

[編集]
→詳細は「Comet Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1200
Comet Lake-S
Comet Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10700E8 (16)2.94.5216UHD 63024350115065DDR4-2933
10700TE2.04.435

第11世代 Tiger Lake

[編集]
→詳細は「Tiger Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 10nm。

  • マイクロアーキテクチャ - Willow Cove
Tiger Lake-H
Tiger Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
11850HE8 (16)2.64.71024UHD
Graphics
32350135045DDR4-3200
Tiger Lake-UP3
Tiger Lake-UP3
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1185GRE4 (8)1.84.4512Iris Xe
Graphics
96135015DDR4-3200
LPDDR4X-4266
1185G7E

第12世代 Alder Lake

[編集]
→詳細は「Alder Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Golden Cove
    • Eコア - Gracemont
Alder Lake-S
Alder Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12700E8 (16)4 (4)2.14.81.63.61225UHD 77032300150065DDR5-4800
DDR4-3200
12700TE1.44.61.03.435
Alder Lake-H
Alder Lake-H
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12800HE6 (12)8 (8)2.44.61.83.511.524Iris Xe
Graphics
96135045115DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Alder Lake-P
Alder Lake-P
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1270PE4 (8)8 (8)1.84.51.23.3918Iris Xe
Graphics
9613502864DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Alder Lake-U
Alder Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1265UE2 (4)8 (8)1.74.71.23.56.512Iris Xe
Graphics
9612501555DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Alder Lake-PS
Alder Lake-PS
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12800HL6 (12)8 (8)2.44.81.83.711.524Iris Xe
Graphics
96140045DDR5-4800
DDR4-3200
12700HL2.34.71.73.5
Alder Lake-PS
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1265UL2 (4)8 (8)1.84.81.32.76.512Iris Xe
Graphics
96125015DDR5-4800
DDR4-3200
1255UL1.74.71.22.6

第13・第14世代 Raptor Lake

[編集]
→詳細は「Raptor Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Raptor Cove
    • Eコア - Gracemont
Raptor Lake-S
Raptor Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13700E8 (16)8 (8)1.95.11.33.92430UHD 77032300160065DDR5-5600
DDR4-3200
13700TE1.14.80.83.635
Raptor Lake-S Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
14701E8 (16)N/A2.65.4N/A1633UHD 77032300165065DDR5-5600
DDR4-3200
14701TE2.15.245
Raptor Lake-H
Raptor Lake-H
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13800HRE6 (12)8 (8)2.55.01.84.011.524Iris Xe
Graphics
96140045115DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
13800HE
Raptor Lake-P
Raptor Lake-P
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1375PRE6 (12)8 (8)1.94.81.23.711.524Iris Xe
Graphics
9614002864DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
1370PRE
1370PE
Raptor Lake-U
Raptor Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1366URE2 (4)8 (8)1.74.91.23.76.512Iris Xe
Graphics
9613001555DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
1365URE
1365UE

脚注

[編集]
[脚注の使い方]

注釈

[編集]
  1. ^従前規格のLGA775は37.5mm×37.5mm。
  2. ^Nehalem(45nm)を32nmにダイ微細化してIntel Graphicsが追加されている。
  3. ^Comet LakeIce Lake共に第10世代。

出典

[編集]
  1. ^Webster, Clive (2011年10月10日). “Ivy Bridge Media Upgrades and Security Features”. bit-tech. Dennis Publishing Limited. 2012年5月5日閲覧。
  2. ^Shvets, Gennadiy (2011年11月27日). “Ivy Bridge desktop CPU lineup details”. CPU World. 2012年5月5日閲覧。
  3. ^Intel Reinvents Transistors Using New 3-D structure”. Intel. 2011年5月4日閲覧。
  4. ^Delahunty, James (2011年3月30日). “Intel Ivy Bridge chips feature PCI Express 3.0”. After Dawn News. 2011年11月11日閲覧。
  5. ^abIvy Bridge Overclocking: Ratio Changes Without Reboot, More Ratios and DDR3-2800”. 2012年2月21日閲覧。
  6. ^Ivy Bridge processors”. Ivy Bridge Laptops (2012年1月18日). 2012年5月5日閲覧。
  7. ^abVättö, Kristian (2011年5月6日). “Intel’s Roadmap: Ivy Bridge, Panther Point, and SSDs”. AnandTech. http://www.anandtech.com/show/4318/intel-roadmap-ivy-bridge-panther-point-ssds/ 2011年11月11日閲覧。 
  8. ^Behind Intel's New Random-Number Generator”. Spectrum. IEEE (2011年9月). 2012年5月5日閲覧。
  9. ^Bull Mountain Software Implementation Guide”. Intel (2011年6月12日). 2011年12月4日閲覧。
  10. ^Karmehed, Anton (2011年5月31日). “Intel Ivy Bridge gets variable TDP and Thunderbolt”. NHW. 2012年5月5日閲覧。
  11. ^Ivy BridgeはZ68、P67、H67などでも使えます
  12. ^【笠原一輝のユビキタス情報局】 見えてきたIntelの新しいプロセッサブランド戦略 - PC Watch 2009年7月13日
  13. ^「Core i7-875K」を試す - Intelが普及価格帯に本気の倍率ロック無しCPU -マイコミジャーナル 2010年5月30日
  14. ^abDirectX 12 Applications No Longer Working on 4th Generation Intel® Processor Graphics
  15. ^abWindows 7 * / 8.1 *用のインテルRグラフィックスドライバー [15.36]
  16. ^18コア/36スレッドの「Core i9-9980XE」が遂にデビュー、実売25万円以上、Core i9-9960Xなど下位4モデルも発売
  17. ^7th Generation Intel Core i7 Processors”. Intel. 2017年1月22日閲覧。
  18. ^Kaby Lake-S販売解禁!! 最上位Core i7-7700Kのアキバ初速は4万円台半ば”. マイナビニュース (2017年1月6日). 2017年1月22日閲覧。
  19. ^Intelの最新CPU「Coffee Lake-S」が遂に発売、注目のCore i7-8700Kは税込47,980円
  20. ^いよいよ出るぞ! Core i9-9900KとCore i7-9700Kが11月2日発売、ASCII.JP
  21. ^第10世代Coreプロセッサがデビュー、最上位の「Core i9-10900K」は最高5.2GHz動作
  22. ^2010年、真の「モバイルPC元年」到来:「2010 インテルCoreプロセッサー」がもたらす、モバイルノートPCの劇的な進化 (2/4) - ITmedia +D PC USER

参考文献

[編集]

関連項目

[編集]

外部リンク

[編集]
スタブアイコン

この項目は、コンピュータに関連した書きかけの項目です。この項目を加筆・訂正などしてくださる協力者を求めていますPJ:コンピュータ/P:コンピュータ)。

デスクトップ
Edge
PGA
LGA
モバイル
カートリッジ
PGA
サーバ
Edge
SPGA
PGA
LGA
生産終了
x86以前(4ビット
x86以前(8ビット
x86(x86-16、16ビット
IA-32(x86-32、32ビット
Intel 64(x86-64、64ビット
その他
現行
Intel 64(x86-64、64ビット)
その他
マイクロ
アーキテクチャ
P5
 
P5ベースのコア
0.90 μm
0.60 μm
0.35 μm
0.25 μm
P6
 
P6ベースのコア
0.50 μm
0.35 μm
0.25 μm
180 nm
130 nm
90 nm
65 nm
NetBurst
 
NetBurstベースのコア
180 nm
130 nm
90 nm
65 nm
Core
 
Coreベースのコア
65 nm
45 nm
Atom
 
Atomのマイクロアーキテクチャ
参考
45 nm
32 nm
22 nm
14 nm
10 nm
Intel 7
Nehalem
 
Nehalemベースのコア
45 nm
32 nm
Sandy Bridge
 
Sandy Bridgeベースのコア
32 nm
22 nm
Haswell
 
Haswellベースのコア
22 nm
14 nm
Skylake
 
Skylakeベースのコア
14 nm
10 nm
Cypress Cove
 
Cypress Coveベースのコア
14 nm
Sunny Cove
 
Sunny Coveベースのコア
10 nm
Willow Cove
 
Willow Coveベースのコア
10 nm
Golden Cove (+Gracemont)
 
Golden Coveベースのコア
Intel 7
Raptor Cove (+Gracemont)
 
Raptor Coveベースのコア
Intel 7
Redwood Cove (+Crestmont)
 
Redwood Coveベースのコア
Intel 4
Intel 3
Lion Cove (+Skymont)
 
Lion Coveベースのコア
TSMC N3B
Cougar Cove (+Darkmont)
 
Cougar Coveベースのコア
Intel 18A
https://ja.wikipedia.org/w/index.php?title=Intel_Core_i7&oldid=108404973」から取得
カテゴリ:
隠しカテゴリ:

[8]ページ先頭

©2009-2026 Movatter.jp