Movatterモバイル変換


[0]ホーム

URL:


コンテンツにスキップ
Wikipedia
検索

Intel Core i3

出典: フリー百科事典『ウィキペディア(Wikipedia)』
曖昧さ回避Core i3」はこの項目へ転送されています。旧シリーズのCore プロセッサーについては「Intel Core 2」をご覧ください。
Core i3
第11世代Intel Core i3のロゴ
生産時期2010年1月から
生産者インテル
プロセスルール32nm から Intel 7
アーキテクチャx86
マイクロアーキテクチャNehalem
Sandy Bridge
Haswell
Skylake
Palm Cove
Sunny Cove
Willow Cove
Golden Cove
Raptor Cove
Gracemont
命令セットIntel 64
コア数2から10
(スレッド数:4から12)
ソケットLGA1156
LGA1155
LGA1150
LGA1151
LGA1151v2
LGA1200
LGA1700
コードネームClarkdale
Arrandale
Sandy Bridge
Ivy Bridge
Haswell
Broadwell
Skylake
Kaby Lake
Amber Lake
Coffee Lake
Whiskey Lake
Comet Lake
Cannon Lake
Ice Lake
Tiger Lake
Alder Lake
Raptor Lake
前世代プロセッサCore 2
次世代プロセッサCore Ultra 3
Core 3
Core M
テンプレートを表示

Intel Core i3(インテル コア アイスリー、以下 "i3")は、インテルの、主としてパーソナルコンピュータCPU向けIntel 64命令セットマイクロプロセッサブランドである。Core 2の後継にあたり、GPU(Intel Graphics)を内蔵したIntel CPUである。製品の位置づけは、インテル Core プロセッサー・ファミリーに属する。

概要

[編集]
Core i3 540

Core 2の後継にあたり、Nehalemマイクロアーキテクチャ、次いでSandy Bridgeマイクロアーキテクチャが実装されている。 Sandy BridgeマイクロアーキテクチャでもCore i3ブランドは継承され、第二世代Core i3シリーズと位置づけられている。LGA1156が担っているトランザクショナルクラスのCore i3は、2011年2月20日にLGA1155パッケージに移行された。

Core i3はその性能から個人のエントリー層向け、および一部の小規模な法人向けに最適化された製品であり、上位には先行発売されている中級向けのCore i5や上級向けのCore i7、ハイエンド層向けのCore i9があり、下位にはPentiumやCeleron、Atomのほか、それらの事実上の後継となるIntel Processorがある。

特徴

[編集]
Nehalem 世代

デスクトップ用はCore i5 600 番台と、ノート用は Core i5 500M 番台とそれぞれ共通であり、GPU、L3キャッシュ容量、ハイパースレッディング・テクノロジー(HT)の実装なども同様である。

ターボブースト機能(TB)、AES-NIVT-dトラステッド・エグゼキューション・テクノロジー(TXT)を無効化することで Core i5 と差別化されている。

Sandy Bridge 世代

デスクトップ用はCore i7・Core i5の大部分がクアッドコアモデルに対し、デュアルコアモデルのみとなっている。ノート用はNehalem世代と同様、GPU、ハイパースレッディング・テクノロジー(HT)の実装、L3キャッシュ容量についてはCore i5と共通である。

Nehalem世代と同様、Core i5以上に搭載されているターボブースト(TB)(但し内蔵GPUは対応)、AES-NI、VT-d、トラステッド・エグゼキューション・テクノロジー(TXT)には非対応。

Ivy Bridge 世代

22nmプロセスを採用しSandy Bridge 世代と比較してTDP、消費電力が低減されている。メインメモリは新たにDDR3-1600に対応しているほか、いくつかの機能強化が施されている(詳細はIvy Bridgeマイクロアーキテクチャを参照のこと)。

デスクトップ向けラインナップ

[編集]

第1世代 Westmere

[編集]
→詳細は「Nehalemマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Nehalem
  • 対応ソケット -LGA1156
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー -Intel 64XD bitHTEIST、PCI Express 2.0 対応
  • グラフィックス機能 - CVT HD対応、API - DirectX 10.1、OpenGL 2.1
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 4MB
  • 発売日 - 2010年1月8日日本時間
  • 特記事項 - AVXは非搭載.vPro/VT-d/AES/TXTは、無効.
Clarkdale
Clarkdale
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)ブランドEU数クロック
(MHz)
L2L3
5602 (4)3.330.54HD Graphics1273373DDR3-1333
5503.2
5403.06
5302.93

第2世代 Sandy Bridge

[編集]
→詳細は「Sandy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -LGA1155
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応
  • グラフィックス機能 - QSV/3D/CVT HD対応、API - DirectX 10.1、OpenGL 3.1
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売日 - 2011年2月20日日本時間
  • 特記事項 - vPro/VT-d/AES/TXTは、無効.
Sandy Bridge-DT
Sandy Bridge-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
21302 (4)3.40.53HD 20006850110065DDR3-1333
21253.3HD 300012
2120HD 20006
21053.1HD 300012
2102HD 20006
2100
2120T2.665035
2100T2.5

第3世代 Ivy Bridge

[編集]
→詳細は「Ivy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -LGA1155
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応
  • グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.0、OpenGL 4.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売日 - 2012年9月2日日本時間
  • 特記事項 - vPro/VT-d/AES/TXTは、無効.PCI Express 3.0は、非対応.
Ivy Bridge-DT
Ivy Bridge-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
32502 (4)3.50.53HD 25006650105055DDR3-1600
32453.4HD 400016
3240HD 25006
32253.3HD 400016
3220HD 25006
32103.2
3250T3.035
3240T2.9
3220T2.8

第4世代 Haswell

[編集]
→詳細は「Haswellマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Haswell
  • 対応ソケット -LGA1150
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.1/11.2/12、OpenGL 4.0
  • DirectX 12 の脆弱性 - Haswellについてはのちに特権昇格の脆弱性が発見され、15.40.44.5107以降のドライバーではDirectX 12のサポートが無効化された[1]。Intelのサイトから、15.36 ドライバーを入手可能[2]
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB or 4MB
  • 発売日 - 2013年9月1日日本時間
  • 特記事項 - vPro/VT-d/TSX/TXTは、無効.
Haswell-DT
Haswell-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
43702 (4)3.80.54HD 460020350115054DDR3-1600
43603.7
43503.6
4340
43303.5
4370T3.320035
4360T3.2
4350T3.1
4330T3.0
41703.73HD 440035054
41603.6
41503.5
41303.4
4170T3.220035
4160T3.1
4150T3.0
4130T2.9

第6世代 Skylake

[編集]
→詳細は「Skylakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1151
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB or 4MB
  • 発表日 - 2015年10月30日日本時間
  • MSサポート(終了日) - Windows 7/8.1 のサポートは、2018年7月17日.緊急のセキュリティアップデートは、Windows 7: 2020年1月14日、Windows 8.1:2023年1月10日.
法人向けのサポート期間短縮は、2016年8月11日に撤回を発表.Skylakeに対するサポート期間は、OSの延長サポート終了日までサポートされる.
  • 特記事項 - vPro/TSX/TXTは、無効.
Skylake-S
Skylake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
63202 (4)3.90.54HD 53024350115051DDR4-2133
DDR3-1600
63003.8
6300T3.395035
61003.73105051
6100T3.295035
6098P3.6HD 51012105054

第7世代 Kaby Lake

[編集]
→詳細は「Kaby Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1151
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB or 4MB
  • 発売日 - 2017年1月6日日本時間[3]
Kaby Lake-S
Kaby Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
7350K2 (4)4.20.54HD 63024350115060DDR4-2400
DDR3-1600
73204.151
73004.0
7300T3.5110035
71003.9351
7100T3.435

第8世代、第9世代 Coffee Lake

[編集]
→詳細は「Coffee Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1151v2
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.5
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 6MB or 8MB
  • 発売日 - Coffee Lake-S : 2017年11月2日日本時間[4]、Coffee Lake-S Refresh : 2019年4月13日日本時間[5]
  • 特記事項 - vPro/TSX/TXT/HTは、無効.TBT 2.0は、Coffee Lake Refreshは有効
  • 補足事項 - Coffee Lake-Sは第8世代、Coffee Lake-S Refreshは第9世代.
Coffee Lake-S
Coffee Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
8350K4 (4)4.018UHD 63024350115091DDR4-2400
83003.762
8300T3.2110035
81003.6665
8100FN/A
8100T3.1UHD 63024350110035
Coffee Lake-S Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
9350K4 (4)4.04.618UHD 63024350115091DDR4-2400
9350KFN/A
93203.74.4UHD 63024350115062
93004.3
9300T3.23.8110035
91003.64.2665
9100FN/A
9100T3.13.7UHD 63024350110035

第10世代 Comet Lake

[編集]
→詳細は「Comet Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1200
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.5
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×4, L2: 256KB×4, L3: 6MB or 8MB
  • 発売時期 - 2020年Q2米国時間
Comet Lake-S
Comet Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
103254 (8)3.94.718UHD 63024350115065DDR4-2666
103203.84.6
103054.5
103003.74.4
10305T3.04.0110035
10300T3.9
101053.74.4665
10105FN/A
101003.64.3UHD 630243501100
10100FN/A
10105T3.03.9UHD 63024350110035
10100T3.8

第12世代 Alder Lake

[編集]
→詳細は「Alder Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ - Golden Cove
  • 対応ソケット -LGA1700
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、EIST、PCI Express 5.0 対応
  • グラフィックス出力 - eDP/DP/HDMI、グラフィックス機能 - 4K/QSV/CVT HD対応、API - DirectX 12、OpenGL 4.5
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+48KB)×4, L2: 1.25MB×4, L3: 12MB
  • 発売時期 - Alder Lake-S : 2022年Q1米国時間、Alder Lake-S Refresh : 2023年Q1米国時間
  • 特記事項 - SGX, MPXは廃止
  • 補足事項 - Alder Lake-Sは第12世代、Alder Lake-S Refreshは第13・第14世代.
Alder Lake-S
Alder Lake-S
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)PBPMTP
定格ターボL2L3定格ターボ
123004 (8)3.54.4512UHD 7302430014506089DDR5-4800
DDR4-3200
12300T2.34.23569
121003.34.314006089
12100FN/A58
12100T2.24.1UHD 7302430014003569
Alder Lake-S Refresh
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)PBPMTP
定格ターボL2L3定格ターボ
131004 (8)3.44.5512UHD 73024300150060110DDR5-4800
DDR4-3200
13100FN/A58
13100T2.54.2UHD 7302430015003569
Alder Lake-S Refresh
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)PBPMTP
定格ターボL2L3定格ターボ
141004 (8)3.54.7512UHD 73024300150060110DDR5-4800
DDR4-3200
14100FN/A58
14100T2.74.4UHD 7302430015003569

モバイル向けラインナップ

[編集]

第1世代 Westmere

[編集]

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Nehalem
  • 対応ソケット -Socket G1 or オンボード
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー -Intel 64XD bitHTEIST、PCI Express 2.0 対応
  • グラフィックス機能 - CVT HD対応、API - DirectX 10.1、OpenGL 2.1
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - 2010年1月米国時間
  • 特記事項 - AVXは、非搭載.vPro/VT-d/AES/TXTは、無効.
Arrandale
Arrandale
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)ブランドEU数クロック (MHz)
L2L3定格ターボ
390M2 (4)2.660.53HD Graphics1250066735DDR3-1066
380M2.53
370M2.4
350M2.26
330M2.13
380UM1.3316650018DDR3-800
330UM1.2

第2世代 Sandy Bridge

[編集]

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 10.1、OpenGL 3.1
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - 2011年2月米国時間
  • 特記事項 - vPro/VT-d/AES/TXTは、無効.
Sandy Bridge
Sandy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
2370M2 (4)2.40.53HD 300012650115035DDR3-1333
2350M2.3
2348M
2332M2.21100
2330M
2328M
2312M2.1
2310M
2308M
2377M1.5350100017
2375M
2367M1.4
2365M
2357M1.3950

第3世代 Ivy Bridge

[編集]

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.0、OpenGL 4.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - 2012年6月米国時間
  • 特記事項 - vPro/VT-d/TXTは、無効.AESは、3229Yのみ有効.PCI Express 3.0は、非対応.SDPは、3229Yのみ7W.
Ivy Bridge
Ivy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
3130M2 (4)2.60.53HD 400016650110035DDR3-1600
3120M2.5
3110M2.41000
3227U1.9350110017
3217U1.81050
3229Y1.485013

第4世代 Haswell

[編集]

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Haswell
  • 対応ソケット -Socket G3 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.1/11.2/12、OpenGL 4.0/4.3
  • DirectX 12 の脆弱性 - Haswellについてはのちに特権昇格の脆弱性が発見され、15.40.44.5107以降のドライバーではDirectX 12のサポートが無効化された[1]。Intelのサイトから、15.36 ドライバーを入手可能[2]
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - 2013年6月米国時間
  • 特記事項 - vPro/TSX/TXTは、無効.VT-dは、4158U/4120U/4100U/4030U/4010Uのみ有効.AESは、4000Mのみ無効.SDPは、4030Y/4020Y/4010Yのみ6W、4012Yのみ4.5W.PCI Express 3.0は、非対応.
Haswell-M
Haswell-M
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
4110M2 (4)2.60.53HD 460020400110037DDR3-1600
4100M2.5
4010M
4000M2.4
Haswell-U
Haswell-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
4158U2 (4)2.00.53Iris 510040200110028DDR3-1600
LPDDR3-1600
4120UHD 440020100015
4100U1.8
4030U1.9
4010U1.7
4025U1.9950
4005U1.7
Haswell-Y
Haswell-Y
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
4030Y2 (4)1.60.53HD 42002020085011.5DDR3-1600
LPDDR3-1600
4020Y1.5
4012Y
4010Y1.3

第5世代 Broadwell

[編集]

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Haswell
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応
  • グラフィックス出力 - eDP/DP/HDMI、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.2/12、OpenGL 4.3
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - 2015年1月米国時間
  • 特記事項 - vPro/TSX/TXTは、無効.PCI Express 3.0は、非対応.
Broadwell-U
Broadwell-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
5157U2 (4)2.50.53Iris 610048300100028DDR3-1600
LPDDR3-1866
5020U2.2HD 55002490015DDR3-1600
LPDDR3-1600
5010U2.1
5015U850
5005U2.0

第6世代 Skylake

[編集]

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - 2015年9月米国時間
  • MSサポート(終了日) - Windows 7/8.1 のサポートは、2018年7月17日.緊急のセキュリティアップデートは、Windows 7: 2020年1月14日、Windows 8.1:2023年1月10日.
法人向けのサポート期間短縮は、2016年8月11日に撤回を発表.Skylakeに対するサポート期間は、OSの延長サポート終了日までサポートされる.
  • 特記事項 - vPro/TSX/TXTは、無効.
Skylake-H
Skylake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
6100H2 (4)2.70.53HD 5302435090035DDR4-2133
DDR3-1600
LPDDR3-1866
Skylake-U
Skylake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3L4定格ターボ
6167U2 (4)2.70.5364Iris 55048300100028DDR4-2133
DDR3-1600
LPDDR3-1866
6157U2.4
6100U2.3N/AHD 5202415
6006U2.0900

第7世代 Kaby Lake

[編集]

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット - オンボード
  • 発売時期(発表日 or 発売日) - Kaby Lake-H : 2017年1月米国時間、Kaby Lake-U : 2016年10月米国時間、Kaby Lake-R : 2018年1月米国時間
  • 特記事項 - vPro/TSX/TXTは、無効.TBT 2.0は、Kaby Lake-Rのみ有効
  • 補足事項 - Kaby Lake-H, Uは第7世代、Kaby Lake-Rは第8世代.
Kaby Lake-H
Kaby Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
7100H2 (4)2.90.53HD 6302435095035DDR4-2400
DDR3-1600
LPDDR3-2133
Kaby Lake-U
Kaby Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3L4定格ターボ
7167U2 (4)2.80.5364Iris Plus 65048300100028DDR4-2133
DDR3-1600
LPDDR3-1866
7130U2.7N/AHD 6202415
7100U2.4
7020U2.3
Kaby Lake-R
Kaby Lake-U Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8130U2 (4)2.23.40.54UHD 62024300100015DDR4-2400
LPDDR3-2133
Amber Lake-Y
Amber Lake-Y Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10110Y2 (4)1.04.00.54UHD 6172430010007DDR3-1600
LPDDR3-2133
10100Y1.33.9UHD 6155DDR3-1600
LPDDR3-1866

第8世代 Coffee Lake

[編集]

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット - オンボード
  • 発売時期(発表日 or 発売日) - Coffee Lake-H, Whiskey Lake-U : 2018年7月米国時間、Coffee lake-U : 2018年4月米国時間
  • 特記事項 - vPro/TSX/TXTは、無効.TBT 2.0/HTは、Coffee Lake-Hのみ無効.
Coffee Lake-B
Coffee Lake-B
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
8100B4 (4)3.616UHD 63024350105065DDR4-2666
Coffee Lake-H
Coffee Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
8100H4 (4)3.016UHD 63024350100045DDR4-2666
Coffee Lake-U
Coffee Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3L4定格ターボ
8109U2 (4)3.03.60.54128Iris Plus 65548300105028DDR4-2400
LPDDR3-2133
8140U2.13.9N/AUHD 62024100015
Whiskey Lake-U
Whiskey Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8145U2 (4)2.13.90.54UHD 62024300100015DDR4-2400
LPDDR3-2133


第9世代 Cannon Lake 世代

[編集]

全プロセッサ共通事項:プロセスルールは 10nm。

  • マイクロアーキテクチャ - Palm Cove
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0AVX-512[注釈 1]
  • 発売時期(発表日 or 発売日) - 2018年12月6日日本時間[6]
  • 特記事項 - vPro/TSX/SGXは、無効.TBT 2.0は、有効.
Cannon Lake-U
Cannon Lake-U
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
8121U2 (4)2.23.20.5415DDR4-2400
LPDDR4X-2400

第10世代 Ice Lake

[編集]

全プロセッサ共通事項:プロセスルールは 10nm。

  • マイクロアーキテクチャ - Sunny Cove
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0 AVX-512
  • 発売時期(発表日 or 発売日) - 2019年Q3米国時間
  • 特記事項 - vPro/TSX/TXTは、無効.TBT 2.0は、有効.
Ice Lake-U
Ice Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1005G12 (4)1.23.414UHD
Graphics
3230090015DDR4-3200
LPDDR4-3733
Ice Lake-Y
Ice Lake-Y
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1000NG42 (4)1.13.214Iris Plus
Graphics
483009009LPDDR4-3733
1000G4
1000G1UHD
Graphics
32

第10世代Comet Lake

[編集]

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
Comet Lake-U
Comet Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10110U2 (4)2.14.10.54UHD 62024300100015DDR4-2666
LPDDR4-2933
LPDDR3-2133

第11世代 Tiger Lake

[編集]

全プロセッサ共通事項:プロセスルールは 10nm。

  • マイクロアーキテクチャ - Willow Cove
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0 AVX-512
  • 発売時期(発表日 or 発売日) - 2021年Q1米国時間
  • 特記事項 - vPro/TSX/TXTは、無効.TBT 2.0は、有効.UP4はIPU搭載、UP3はIPU非搭載モデルあり.
Tiger Lake-B
Tiger Lake-B
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
11100B4 (8)3.64.4512UHD
Graphics
16350140065DDR4-3200
Tiger Lake-UP3
Tiger Lake-UP3
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1125G44 (8)3.758UHD
Graphics
48125028DDR4-3200
LPDDR4X-3733
1115G42 (4)4.12.56
Tiger Lake-UP4
Tiger Lake-UP4
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1120G44 (8)1.13.558UHD
Graphics
48110015LPDDR4X-4266
1110G42 (4)1.83.92.56

第12世代Alder Lake

[編集]

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Golden Cove
    • Eコア - Gracemont
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0
  • 発売時期(発表日 or 発売日) - 2022年Q1米国時間
  • 特記事項 - AVX-512は、非対応
Alder Lake-P
Alder Lake-P
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1220P2 (4)8 (8)1.54.41.13.36.512UHD
Graphics
6411002864DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Alder Lake-U
Alder Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1215U2 (4)4 (4)1.24.40.93.34.510UHD
Graphics
6411001555DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
1210U1.00.7850929LPDDR5-5200
LPDDR4X-4266

第13世代Raptor Lake

[編集]

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Raptor Cove
    • Eコア - Gracemont
Raptor Lake-U
Raptor Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1315U2 (4)4 (4)1.24.50.93.34.510UHD
Graphics
6412501555DDR5-5200
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
1305U1 (2)1.61.23.25

SoC向けラインナップ

[編集]

第4世代 Gracemont

[編集]
→詳細は「Intel Atom § Gracemont」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ - Gracemont
Alder Lake-N
Alder Lake-N
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
N3058 (8)1.83.846UHD
Graphics
321000125015DDR5-4800
DDR4-3200
LPDDR5-4800
N3000.86007

組み込み向けラインナップ

[編集]

第1世代 Westmere

[編集]
→詳細は「Nehalemマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Nehalem
  • 対応ソケット - オンボード
  • 命令セット拡張 - SSE4.1/4.2、テクノロジー - Intel 64、XD bit、HT、EIST、API - DirectX 10.1、OpenGL 2.1、PCI Express 2.0 対応
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - 2010年Q1米国時間
  • 特記事項 - AVXは、非搭載.vPro/VT-d/AES/TXTは、無効.
Arrandale
Arrandale
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)ブランドEU数クロック (MHz)
L2L3定格ターボ
330E2 (4)2.130.53HD Graphics1250066735DDR3-1066

第2世代 Sandy Bridge

[編集]
→詳細は「Sandy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 32nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 10.1、OpenGL 3.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - Gladden : 2012年5月米国時間、Sandy Bridge : 2011年2月米国時間
  • 特記事項 - vPro/VT-d/AES/TXTは、無効.
Gladden
Gladden
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)
L2L3
2115C2 (4)2.00.5325DDR3-1333
Sandy Bridge
Sandy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
2330E2 (4)2.20.53HD 300012650105035DDR3-1333
2310E2.1
2340UE1.335080017

第3世代 Ivy Bridge

[編集]
→詳細は「Ivy Bridgeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Sandy Bridge
  • 対応ソケット -Socket G2 or オンボード
  • 命令セット拡張 - SSE4.1/4.2 AVX、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 2.0 対応 
  • グラフィックス出力 - eDP/DP/HDMI/SDVO/CRT、グラフィックス機能 - QSV/3D/CVT HD対応、API - DirectX 11.0、OpenGL 4.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 3MB
  • 発売時期(発表日 or 発売日) - Gladden : 2013年9月米国時間、Ivy Bridge : 2012年7月米国時間
  • 特記事項 - vPro/VT-d/AES/TXTは、無効.
Gladden
Gladden
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)
L2L3
3115C2 (4)2.50.5425DDR3-1333
Ivy Bridge
Ivy Bridge
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
3120ME2 (4)2.40.53HD 40001665090035DDR3-1600
3217UE1.635017

第4世代 Haswell

[編集]
→詳細は「Haswellマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 22nm。

  • マイクロアーキテクチャ - Haswell
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 3.0 対応 
  • グラフィックス出力 - eDP/DP/HDMI/VGA、グラフィックス機能 - QSV/3D/WiDi/CVT HD対応、API - DirectX 11.1、OpenGL 4.0
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 4MB
  • 発売時期(発表日 or 発売日) - 2013年9月米国時間
  • 特記事項 - vPro/VT-d/TSX/TXTは、無効.AESは、4340TEのみ有効.
Haswell-DT
Haswell-DT
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
4340TE2 (4)2.60.54HD 460020350100035DDR3-1600
4330TE2.4
Haswell-H
Haswell-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
4110E2 (4)2.60.53HD 46002040090037DDR3-1600
4100E2.4
4112E1.825
4102E1.6

第6世代 Skylake

[編集]
→詳細は「Skylakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 命令セット拡張 - SSE4.1/4.2 AVX 2.0、テクノロジー - Intel 64、XD bit、HT、EIST、PCI Express 3.0 対応
  • グラフィックス出力 - eDP/DP/HDMI/DVI、グラフィックス機能 - 4K/QSV/3D/WiDi/CVT HD対応、API - DirectX 12、OpenGL 4.4
  • キャッシュ容量 (L1/L2/L3) - L1: (32KB+32KB)×2, L2: 256KB×2, L3: 4MB
  • 発売時期(発表日 or 発売日) - 2015年10月米国時間
  • 特記事項 - vPro/TSX/TXTは、無効.
Skylake-S
Skylake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
6100TE2 (4)2.70.54HD 53024350100035DDR4-2133
DDR3-1600
Skylake-H
Skylake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
6100E2 (4)2.70.53HD 5302435095035DDR4-2133
DDR3-1600
LPDDR3-1866
6102E1.925

第7世代 Kaby Lake

[編集]
→詳細は「Kaby Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
Kaby Lake-S
Kaby Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
7101E2 (4)3.90.53HD 63024350110054DDR4-2400
DDR3-1600
7101TE3.435
Kaby Lake-H
Kaby Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック
(GHz)
キャッシュ (MB)型番EU数クロック (MHz)
L2L3定格ターボ
7100E2 (4)2.90.53HD 6302435095035DDR4-2400
7102E2.125

第8世代、第9世代 Coffee Lake

[編集]
→詳細は「Coffee Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
Coffee Lake-S
Coffee Lake-S Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
9100E4 (4)3.13.716UHD 63024350105065DDR4-2400
9100TE2.23.235
Coffee Lake-H
Coffee Lake-H Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
9100HL4 (4)1.62.916UHD 63024350110025DDR4-2666
Whiskey Lake-U
Whiskey Lake-U
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
8145UE2 (4)2.23.90.54UHD 62024300100015DDR4-2400
LPDDR3-2133

第10世代 Comet Lake

[編集]
→詳細は「Comet Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは 14nm。

  • マイクロアーキテクチャ - Skylake
  • 対応ソケット -LGA1200
Comet Lake-S
Comet Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)型番EU数クロック (MHz)
定格ターボL2L3定格ターボ
10100E4 (8)3.23.816UHD 63024350110065DDR4-2666
10100TE2.33.635

第11世代 Tiger Lake

[編集]
→詳細は「Tiger Lakeマイクロアーキテクチャ」を参照

全プロセッサ共通事項:プロセスルールは 10nm。

  • マイクロアーキテクチャ - Willow Cove
Tiger Lake-H
Tiger Lake-H
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
11100HE4 (8)2.44.458UHD
Graphics
16350125045DDR4-3200
Tiger Lake-UP3
Tiger Lake-UP3
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)ブランドEU数クロック (MHz)
定格ターボL2L3定格ターボ
1115GRE2 (4)2.23.92.56UHD
Graphics
48125015DDR4-3200
LPDDR4X-3733
1115G4E

第12世代 Alder Lake

[編集]
→詳細は「Alder Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Golden Cove
    • Eコア - Gracemont
Alder Lake-S
Alder Lake-S
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12100E4 (8)N/A3.24.2N/A512UHD 73024300140060DDR5-4800
DDR4-3200
12100TE2.14.035
Alder Lake-S Refresh
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
型番EU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13100E4 (8)N/A3.34.4N/A512UHD 73024300150060DDR5-4800
DDR4-3200
13100TE2.44.135
Alder Lake-H
Alder Lake-H
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12300HE4 (8)4 (4)1.94.31.53.3712UHD
Graphics
48115045115DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Alder Lake-P
Alder Lake-P
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1220PE4 (8)4 (4)1.54.21.13.1712UHD
Graphics
4812502864DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Alder Lake-U
Alder Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1215UE2 (4)4 (4)1.24.40.93.34.510UHD
Graphics
6411001555DDR5-4800
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
Alder Lake-PS
Alder Lake-PS
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
12300HL4 (8)4 (4)2.04.41.53.3712UHD
Graphics
48140045DDR5-4800
DDR4-3200
Alder Lake-PS
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1215UL2 (4)4 (4)1.24.40.92.54.510UHD
Graphics
64110015DDR5-4800
DDR4-3200

第13世代 Raptor Lake

[編集]
→詳細は「Raptor Lakeマイクロプロセッサ」を参照

全プロセッサ共通事項:プロセスルールは Intel 7。

  • マイクロアーキテクチャ
    • Pコア - Raptor Cove
    • Eコア - Gracemont
Raptor Lake-H
Raptor Lake-H
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
13300HRE4 (8)4 (4)2.14.61.53.4712UHD
Graphics
48130045115DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
13300HE
Raptor Lake-P
Raptor Lake-P
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1320PRE4 (8)4 (4)1.74.51.23.3712UHD
Graphics
4812002864DDR5-5200
DDR4-3200
LPDDR5-6400
LPDDR4X-4266
1320PE
Raptor Lake-U
Raptor Lake-U
型番CPUGPUTDP (W)対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドEU数クロック
(MHz)
PBPMTP
PコアEコア
PコアEコア定格ターボ定格ターボL2L3定格ターボ
1315URE2 (4)4 (4)1.24.50.93.34.510UHD
Graphics
6412001555DDR5-5200
DDR4-3200
LPDDR5-5200
LPDDR4X-4266
1315UE

脚注

[編集]
[脚注の使い方]

注釈

[編集]
  1. ^Intelのメインストリーム向けCPUでは初の対応となる。

出典

[編集]
  1. ^abDirectX 12 Applications No Longer Working on 4th Generation Intel® Processor Graphics
  2. ^abWindows 7 * / 8.1 *用のインテルRグラフィックスドライバー [15.36]
  3. ^Kaby Lake-S販売解禁!! 最上位Core i7-7700Kのアキバ初速は4万円台半ば”. マイナビニュース (2017年1月6日). 2017年1月22日閲覧。
  4. ^Intelの最新CPU「Coffee Lake-S」が遂に発売、注目のCore i7-8700Kは税込47,980円”. AKIBA PC Hotline! (2017年11月2日). 2018年1月10日閲覧。
  5. ^4コア/4スレッドでGPU非搭載の「Core i3-9350KF」が販売開始”. ASCII.jp (2019年4月13日). 2019年4月13日閲覧。
  6. ^ASCII.jp:NUCの新モデルはCore i3-8121UとRadeon 540を搭載

参考文献

[編集]

関連項目

[編集]

外部リンク

[編集]
スタブアイコン

この項目は、コンピュータに関連した書きかけの項目です。この項目を加筆・訂正などしてくださる協力者を求めていますPJ:コンピュータ/P:コンピュータ)。

デスクトップ
Edge
PGA
LGA
モバイル
カートリッジ
PGA
サーバ
Edge
SPGA
PGA
LGA
生産終了
x86以前(4ビット
x86以前(8ビット
x86(x86-16、16ビット
IA-32(x86-32、32ビット
Intel 64(x86-64、64ビット
その他
現行
Intel 64(x86-64、64ビット)
その他
マイクロ
アーキテクチャ
P5
 
P5ベースのコア
0.90 μm
0.60 μm
0.35 μm
0.25 μm
P6
 
P6ベースのコア
0.50 μm
0.35 μm
0.25 μm
180 nm
130 nm
90 nm
65 nm
NetBurst
 
NetBurstベースのコア
180 nm
130 nm
90 nm
65 nm
Core
 
Coreベースのコア
65 nm
45 nm
Atom
 
Atomのマイクロアーキテクチャ
参考
45 nm
32 nm
22 nm
14 nm
10 nm
Intel 7
Nehalem
 
Nehalemベースのコア
45 nm
32 nm
Sandy Bridge
 
Sandy Bridgeベースのコア
32 nm
22 nm
Haswell
 
Haswellベースのコア
22 nm
14 nm
Skylake
 
Skylakeベースのコア
14 nm
10 nm
Cypress Cove
 
Cypress Coveベースのコア
14 nm
Sunny Cove
 
Sunny Coveベースのコア
10 nm
Willow Cove
 
Willow Coveベースのコア
10 nm
Golden Cove (+Gracemont)
 
Golden Coveベースのコア
Intel 7
Raptor Cove (+Gracemont)
 
Raptor Coveベースのコア
Intel 7
Redwood Cove (+Crestmont)
 
Redwood Coveベースのコア
Intel 4
Intel 3
Lion Cove (+Skymont)
 
Lion Coveベースのコア
TSMC N3B
Cougar Cove (+Darkmont)
 
Cougar Coveベースのコア
Intel 18A
https://ja.wikipedia.org/w/index.php?title=Intel_Core_i3&oldid=108402152」から取得
カテゴリ:
隠しカテゴリ:

[8]ページ先頭

©2009-2026 Movatter.jp