Movatterモバイル変換


[0]ホーム

URL:


コンテンツにスキップ
Wikipedia
検索

EPYC

出典: フリー百科事典『ウィキペディア(Wikipedia)』
AMD EPYCから転送)
EPYC
生産時期2017年6月から
販売者AMD
設計者AMD
生産者GF
TSMC
プロセスルール14nm から 3nm
アーキテクチャx86
マイクロアーキテクチャZen
Zen 2
Zen 3
Zen 4
Zen 5
命令セットAMD64
コア数4から192
(スレッド数:4から384)
ソケットSocket AM5
Socket SP3
Socket SP5
Socket SP6
コードネームSnowy Owl
Naples
Rome
Milan
Raphael
Siena
Genoa
Bergamo
Grado
Turin
Turin Dense
前世代プロセッサOpteron
テンプレートを表示

EPYC (エピック) は、アドバンスト・マイクロ・デバイセズが2017年6月20日に発表した[1][2]AMD64命令セットマイクロプロセッサである。Zenマイクロアーキテクチャに基づいて設計・開発され、サーバー組み込みシステム市場を主なターゲットとしている。EPYCプロセッサはAMDのクライアント向けのCPUと同じマイクロアーキテクチャを採用しているが、多数のコア、PCI Expressレーンの追加、大容量RAMや大容量キャッシュメモリのサポートなど、エンタープライズクラスのさまざまな機能を追加で提供している。また、マルチチップやデュアルソケットのシステム向けの設定もサポートしており、これはチップ間を相互接続するInfinity Fabricにより実現されている。

AMDの下位製品としては、クライアント向けのRyzenシリーズやAthlonシリーズが存在する。

歴史

[編集]
  • 2017年3月7日 : Zenマイクロアーキテクチャベースのサーバー向けCPUについて発表。コードネームは「Naples(ナポリ)」[3]
  • 2017年5月30日 : サーバー向けCPUのブランド名が「EPYC」であることを発表[4]
  • 2017年6月20日 : サーバー向けプロセッサ「EPYC 7000」を正式発表[1]
  • 2018年2月21日 : 組み込み向けプロセッサ「EPYC Embedded 3000」を発表[5]
  • 2018年11月6日 : AMD Next HorizonにてZen 2マイクロアーキテクチャベースのサーバー向けCPUについて発表。コードネームは「Rome(ローマ)」[6]
  • 2019年8月7日 : 第2世代EPYCプロセッサ「EPYC 7002」を正式発表[7]
  • 2021年3月15日 : 第3世代EPYCプロセッサ「EPYC 7003」を正式発表[8]

設計

[編集]

EPYCプラットフォームには、1ソケットと2ソケットのシステムが存在する。複数プロセッサの構成では、2つのEPYC CPUはAMDのInfinity Fabricで通信を行う[9]。各サーバーチップは8チャンネルのメモリと、128レーンのPCI Express 3.0または4.0をサポートする。デュアルプロセッサの設定で取り付けた場合、128レーンのうち、64レーンはInfinity FabricによるCPU間の通信に使用される[10]

第1世代のEPYCプロセッサは、8コアのZeppelinダイ(これはRyzenプロセッサと同じダイである)をマルチチップ・モジュール内に4つ同梱している。Zeppelinダイ上の各Core Complexの対称の位置にあるコアを無効化することにより、さまざまなコア数の製品が提供されている[11][12]サムスンからライセンス提供を受けた14 nm英語版FinFETプロセスを使用して、GlobalFoundriesが製造している[13]

第2世代、第3世代のEPYCプロセッサは、TSMCの7nm FinFETプロセスで製造される、8コアCPUを集積した最大8つの「CCD(CPU Complex Die)」と、GlobalFoundriesの14nmプロセスで製造される、DDR4メモリ、PCI Express 4.0、USBコントローラなどのIOを集積した「sIOD(Server I/O Die)」の組み合わせでパッケージを構成する[14][15]

世代

[編集]

Zen 世代

[編集]
サーバー向け

2017年6月20日に発表された。ZenベースのCPUコア8個とDDR4メモリ、PCI Express 3.0、USBコントローラなどのI/Oを集積した「Zeppelin」SoCダイ4個でパッケージを構成する[16]。最大2ソケットをサポートし、ソケット間はInfinity Fabricで接続される。ソケット間はPCI Expressレーンを利用しており通信速度は10.7GT/sec、レイテンシは234nsである[17]

Naples[18]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
760132 (64)2.23.21664180DDR4-2666
75713.0200
75512.0180
7551P
7501155
745124 (48)2.33.212180
74012.03.0155
7401P
737116 (32)3.13.88200
73512.42.9155
7351P
73012.22.7
72812.132
72618 (16)2.52.9464
72512.132120DDR4-2400
組み込み向け
  • 製造プロセス -GF 14nm
Snowy Owl[19]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
345116 (32)2.153.0832100DDR4-2666
340116 (16)1.8585
335112 (24)1.9680
330112 (12)2.065
32558 (16)2.53.141655
3251
32018 (8)1.530DDR4-2133
31514 (8)2.72.9245DDR4-2666
31014 (4)2.1835

Zen 2 世代

[編集]
サーバー向け

2019年8月7日に発表された。Zen 2ベースのCPU8コアを集積した最大8つの「CCD(CPU Complex Die)」とDDR4メモリ、PCI Express 4.0、USBコントローラなどのI/Oを集積した「sIOD(Server I/O Die)」の組み合わせでパッケージを構成する。最大2ソケットをサポートし、ソケット間は第一世代と同様にInfinity Fabricで接続されるが相互接続専用PHYを利用しており通信速度は18GT/sec、レイテンシは201nsと改善されている[17]。395億トランジスタを集積[20]

Rome[23]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
7H1264 (128)2.63.332256280DDR4-3200
77422.253.4225
76622.03.3
77023.35200
7702P
764248 (96)2.33.324225
75522.2192200
753232 (64)2.416256
75422.93.4128225
75022.53.35180
7502P
74522.35155
7F7224 (48)3.23.712192240
74022.83.35128180
7402P
73522.33.2155
7F5216 (32)3.53.98256240
73023.03.3128155
7302P
72822.83.264120
727212 (24)2.96
7F328 (16)3.73.94128180
72623.23.4155
72523.13.264120
7232P32

Zen 3 世代

[編集]
サーバー向け

2021年3月16日に発表された。Zen 3を採用したことで、19%のIPC(クロックあたりの命令実行数)向上を達成した。全モデル共通でPCI Express 4.0、8チャネル/最大4TBのDDR4-3200メモリ、独自のInfinity Guard Security技術などをサポートしている[8]。また、2022年3月22日から3D V-Cache版として4モデルが追加された。3D V-Cache版は積層技術を利用し、L3キャッシュが768MBとなっている[24]

Milan[25]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ (MB)
定格ターボL2L3
7773X64 (128)2.23.532768280DDR4-3200
77632.45256
77132.03.67225
7713P
766356 (112)3.528240
7663P
764348 (96)2.33.624225
7643P
7573X32 (64)2.816768280
75F32.954.0256
75432.83.7225
7543P
75132.63.65128200
766328 (56)2.753.451464225
7473X24 (48)2.83.712768240
74F33.24.0256
74432.85128200
7543P
74132.653.6180
7373X16 (32)3.053.88768240
73F33.54.0256
73433.23.9128190
73133.03.7155
7313P
73032.43.464130
7303P
72F38 (16)3.74.14256180
72032.83.464120
7203P

Zen 4 世代

[編集]
サーバー向け

2022年11月10日に発表された。Zen 4を採用したことで、10%のIPC(クロックあたりの命令実行数)向上を達成した。全モデル共通でDDR5-4800メモリ、PCI-Express 5.0、引き続きInfinity Guard Security技術などをサポートしている[26]

2023年06月13日Cloudネイティブ環境向けとしてGenoa-Xと、Bergamoが発表された。Genoa-Xは3D V-Cache積層技術を利用し、L3キャッシュが1.1GBとなっている。Bergamoはキャッシュを削減した代わりにコア数を増量したモデルとなっており、高速なIOが見込まれ、データの局所性が低くかつ、多量のスレッドが走行することに最適化した設計となっている。

2023年09月18日に発表された、低電力向けのSienaのラインナップは、Zen 4cを採用する。Sienaは、最大64コアをサポートし、同プロセッサでだけSocket SP6が採用されている。Siena は Bergamo と同じ I/O ダイを使用する一方、シングルソケットのみのサポート、12チャネルから 6チャネルへのメモリのチャネルのサポートの削減など、いくつかの機能が削減されている。

Raphael[28]
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドSP数クロック
(MHz)
Zen 4Zen 4c
Zen 4Zen 4c定格ターボ定格ターボL2L3
4584PX16 (32)N/A4.25.7N/A16128Radeon
Graphics
1282200120DDR5-5200
4564P4.564170
4484PX12 (24)4.45.612128120
4464P3.75.46465
4364P8 (16)4.5832105
4344P3.85.365
4244P6 (12)5.16
4124P4 (8)416
Siena[29]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
Zen 4Zen 4c
Zen 4Zen 4c定格ターボ定格ターボL2L3
8534PN/A64 (128)N/A2.33.164128200DDR5-4800
8534PN2.0175
8434P48 (96)2.548200
8434PN2.03.0155
8324P32 (64)2.6532180
8324PN2.05130
8224P24 (48)2.552464160
8224PN2.0120
8124P16 (32)2.4516125
8124PN2.0100
8024P8 (16)2.483290
8024PN2.0580
Genoa[29]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
Zen 4Zen 4c
Zen 4Zen 4c定格ターボ定格ターボL2L3
9684X96 (192)N/A2.553.7N/A961152400DDR5-4800
96542.4384360
9654P
963484 (168)2.2584290
955464 (128)3.13.7564256360
9554P
95342.453.7280
9474F48 (96)3.64.148360
94542.753.8290
9454P
9384X32 (64)3.13.932768320
9374F3.854.3256
93543.253.8280
9354P
93342.73.9128210
9274F24 (48)4.054.324256320
92542.94.15128200
92242.53.764
9184X16 (32)3.554.216768320
9174F4.14.4256
91243.03.764200
Bergamo[29]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
Zen 4Zen 4c
Zen 4Zen 4c定格ターボ定格ターボL2L3
9754N/A128 (256)N/A2.253.1128256360DDR5-4800
9754S128 (128)
9734112 (224)2.23.0112340

Zen 5 世代

[編集]
サーバー向け
  • 製造プロセス[30]
    • CCD -TSMC 4nm (Zen 5), 3nm (Zen 5c)
    • IOD -TSMC 6nm
Grado[31]
型番CPUGPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
ブランドSP数クロック
(MHz)
Zen 5Zen 5c
Zen 5Zen 5c定格ターボ定格ターボL2L3
4585PX16 (32)N/A4.35.7N/A16128Radeon
Graphics
1282200170DDR5-5600
4565P64
4545P3.05.465
4465P12 (24)3.412
4345P8 (16)3.85.5832
4245P6 (12)3.95.46
Turin[32]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
Zen 5Zen 5c
Zen 5Zen 5c定格ターボ定格ターボL2L3
9755128 (256)N/A2.74.1N/A128512500DDR5-6000
965596 (192)2.64.596384400
9655P
956572 (144)3.154.372
9575F64 (128)3.35.064256
95553.24.4360
9555P
95352.44.3300
9475F48 (96)3.654.848400
94553.154.4300
9455P
936536 (72)3.44.336192
9375F32 (64)3.84.832256320
93553.554.4280
9355P
93353.0128210
9275F24 (48)4.14.824256320
92553.24.3128200
9175F16 (32)4.25.016512320
91353.654.364200
91152.64.1125
90158 (16)3.68
Turin Dense[32]
型番CPUTDP
(W)
対応メモリ
コア数
(スレッド数)
クロック (GHz)キャッシュ
(MB)
Zen 5Zen 5c
Zen 5Zen 5c定格ターボ定格ターボL2L3
9965N/A192 (384)N/A2.253.7192384500DDR5-6000
9845160 (320)2.1160320390
9825144 (288)2.2144384
9745128 (256)2.4128256400
964596 (192)2.396320

脚注

[編集]
[脚注の使い方]
  1. ^abAMD,新世代サーバー向けCPU「EPYC 7000」を正式発表。8C16Tから32C64Tまでの計12製品をラインナップ”. 2019年9月7日閲覧。
  2. ^Cutress, Ian. “Computex 2017: AMD Press Event Live Blog”. www.anandtech.com. 2019年10月19日閲覧。
  3. ^AMD、サーバー向け新プロセッサ「Naples」をプレピュー公開 - クラウド Watch”. 2019年9月7日閲覧。
  4. ^AMD、32コアのEPYCを6月20日、次世代のRadeon VegaはSIGGRAPHで発表 - PC Watch”. 2019年9月7日閲覧。
  5. ^AMD、Zenアーキテクチャを組み込み向けに展開~最大16コアの「EPYC Embedded」とVega GPU内蔵の「Ryzen Embedded」 - PC Watch”. 2019年9月7日閲覧。
  6. ^AMD、7nmのEPYCとVEGAの詳細を公開”. 2019年9月7日閲覧。
  7. ^AMD、第2世代EPYCプロセッサを発表 - 最大64コア/128スレッドを1ソケットで”. 2019年9月7日閲覧。
  8. ^ab株式会社インプレス (2021年3月16日). “AMD、Zen 3ベースのサーバー向けCPU「EPYC 7003」”. PC Watch. 2021年3月17日閲覧。
  9. ^Kampman, Jeff (2017年3月7日). “AMD's Naples platform prepares to take Zen into the datacenter”. Tech Report. https://techreport.com/news/31549/amd-naples-platform-prepares-to-take-zen-into-the-datacenter 2017年3月7日閲覧。 
  10. ^Cutress, Ian (2017年3月7日). “AMD Prepares 32-Core Naples CPUs for 1P and 2P Servers: Coming in Q2”. Anandtech. http://www.anandtech.com/show/11183/amd-prepares-32-core-naples-cpus-for-1p-and-2p-servers-coming-in-q2 2017年3月7日閲覧。 
  11. ^Shrout, Ryan (2017年6月20日). “AMD EPYC 7000 Series Data Center Processor Launch – Gunning for Xeon | Architectural Outlook”. www.pcper.com. 2019年8月9日閲覧。
  12. ^Morgan, Timothy Prickett (2017年5月17日). “AMD Disrupts The Two-Socket Server Status Quo”. www.nextplatform.com. 2020年2月25日閲覧。
  13. ^Morris, John (2018年3月13日). “Inside GlobalFoundries' long road to the leading edge”. ZDNet. https://www.zdnet.com/article/inside-globalfoundries-long-road-to-the-leading-edge/ 2019年7月17日閲覧。 
  14. ^株式会社インプレス (2019年8月8日). “AMD、最大64コアになった第2世代EPYCを投入 ~PCIe Gen4 128レーン、TDP 225Wで、競合の2倍の性能を発揮”. PC Watch. 2021年3月17日閲覧。
  15. ^驚異の64コア128スレッド対応。AMDの次世代モンスターCPU「Rome」はどんな構造になっているのか”. 2025年2月1日閲覧。
  16. ^【後藤弘茂のWeekly海外ニュース】AMDがISSCCでZENベースSoC「Zeppelin」の詳細を明らかに - PC Watch”. 2019年9月14日閲覧。
  17. ^abAMD 第2世代EPYCプロセッサの実態を紐解く - 構造・性能・普及状況【Deep Dive】 (1) 2nd Gen EPYC - Internal Architecture DeepDive”. 2019年9月14日閲覧。
  18. ^EPYC™ 7001シリーズ”. 2019年8月8日閲覧。
  19. ^AMD EPYC™組み込み型3000シリーズ”. 2019年6月20日閲覧。
  20. ^IEEE-Spectrum2022-7, p. 11.
  21. ^abAMDやIBM、Armが「Hot Chips 31」でCPUアーキテクチャを公開 - PC Watch”. 2019年9月5日閲覧。
  22. ^abAMD Zen 2 Microarchitecture Analysis: Ryzen 3000 and EPYC Rome”. 2019年9月2日閲覧。
  23. ^AMD EPYC™ 7002 Series Processors”. 2019年8月8日閲覧。
  24. ^AMD EPYC™ 7003 シリーズ・プロセッサー”. Advanced Micro Devices, Inc.. 2022年10月30日閲覧。
  25. ^AMD EPYC™ 7003 Series Processors”. 2021年3月17日閲覧。
  26. ^4th Gen AMD EPYC™ Processor Architecture”. AMD. 2024年7月2日閲覧。
  27. ^AMD、96コアの第4世代EPYC。Xeon比で最大3倍の性能を発揮”. 2025年2月1日閲覧。
  28. ^AMD EPYC™ 4004 Series Processors”. 2025年2月1日閲覧。
  29. ^abc4th Generation AMD EPYC™ Processors”. 2025年2月1日閲覧。
  30. ^AMD、2種類の第5世代EPYC「Zen 5/Zen 5c」で、高密度サーバーも高性能サーバーも高性能を実現”. 2025年2月1日閲覧。
  31. ^AMD EPYC™ 4005 Series Processors”. 2025年5月15日閲覧。
  32. ^ab5th Generation AMD EPYC™ Processors”. 2025年2月1日閲覧。

参考文献

[編集]
  • S. Smith, Matthew (2022). “Single-Chip Processors Have Reached Their Limits”. IEEE Spectrum 59 (7). 

関連項目

[編集]

外部リンク

[編集]
スタブアイコン

この項目は、コンピュータに関連した書きかけの項目です。この項目を加筆・訂正などしてくださる協力者を求めていますPJ:コンピュータ/P:コンピュータ)。

デスクトップ
ハイエンド・デスクトップ
モバイル
サーバー
生産終了
x86以前
x86(x86-16、16ビット
IA-32(x86-32、32ビット
AMD64(x86-64、64ビット
RISC
現行
ARMv8
AMD64
その他
マイクロ
アーキテクチャ
https://ja.wikipedia.org/w/index.php?title=EPYC&oldid=106947046」から取得
カテゴリ:
隠しカテゴリ:

[8]ページ先頭

©2009-2026 Movatter.jp