Cet article est uneébauche concernant l’informatique.

Cet articlene cite pas suffisamment ses sources().
Si vous disposez d'ouvrages ou d'articles de référence ou si vous connaissez des sites web de qualité traitant du thème abordé ici, merci de compléter l'article en donnant lesréférences utiles à savérifiabilité et en les liant à la section « Notes et références ».
En pratique :Quelles sources sont attendues ?Comment ajouter mes sources ?Pour les articles homonymes, voirFSB.

Lefront side bus (FSB), aussi appelébus système oubus avant, est lebus informatique qui était utilisé sur les ordinateurs équipés deCPU Intel dans les années 1990 et 2000. Ce bus reliait leprocesseur au « Northbridge » qui gère les échanges avec les périphériques rapides proches duCPU dont, notamment, lamémoire vive[1].
Selon l’implémentation, certains ordinateurs peuvent également disposer d’unback-side bus (en) (bus arrière) qui connecte le processeur aucache. Ce bus et le cache qui y est connecté sont plus rapides que l’accès à la mémoire système (ou RAM) via le FSB. La vitesse du FSB est souvent utilisée comme une mesure importante des performances d’un ordinateur.
L’architecture FSB d’origine a été remplacée parHyperTransport dans les processeursAMD, et parQuickPath Interconnect,Direct Media Interface et récemment parUltra Path Interconnect dans les processeurs Intel modernes pour ordinateurs personnels.
La fréquence duprocesseur est égale à celle du FSB multipliée par uncoefficient propre au processeur (les processeurs modernes ont une vitesse de fonctionnement interne décuplée)[a].
Dans le monde de l'architecturex64, les processeursAMD à partir de l'Athlon 64 (architectureK8 introduite fin 2003) et certains processeursIntel de générationNehalem introduite fin 2008 (les Core i7-9xx) ont abandonné le FSB au profit respectivement du busHyperTransport chez AMD et des busQuickPath Interconnect (QPI) etDirect Media Interface (DMI) chez Intel.
Le busABMA est utilisé sur la majorité desSoC contenant des processeurs d'architectureARM ouRISC-V.
Unbus est caractérisé, entre autres, par sontaux de transfert (débit), c'est-à-dire la quantité d'informations qui peuvent être transmises par unité de temps.
Ce taux de transfert dépend de :
La fréquence du bus est définie par safréquence (exprimée en hertz), c’est-à-dire le nombre de paquets de données envoyés ou reçus par seconde. On parle de cycle pour désigner chaque envoi ou réception de données.
La « largeur de bus » est le nombre debits que le bus peut transmettre simultanément. Cette « largeur de bus » correspond au nombre de lignes physiques du bus sur lesquelles les données sont envoyées de manière simultanée. Par exemple, une nappe de 32 fils de données permet de transmettre 32 bits en parallèle.
De cette façon, il est possible de connaître le débit maximal du bus (ou taux de transfert maximal), c’est-à-dire la quantité de données qu’il peut transporter par unité de temps,en multipliant sa « largeur de bande » par sa fréquence.
| Exemple | Calcul du taux de transfert (débit) d'un bus d’une largeur de 16 bits, cadencé à une fréquence de 133 MHz. |
|---|---|
| Solution |
Technologies deprocesseur | |||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| Modèles | |||||||||||||
| Architecture |
| ||||||||||||
| Instruction | |||||||||||||
| Types |
| ||||||||||||
| Microarchitecture | |||||||||||||
| Parallélisme |
| ||||||||||||
| Circuiterie et unité |
| ||||||||||||
| Cadencement | |||||||||||||
| Gestion de l'alimentation | |||||||||||||
| Fabrication | |||||||||||||
| Articles liés | |||||||||||||