Movatterモバイル変換


[0]ホーム

URL:


Aller au contenu
Wikipédial'encyclopédie libre
Rechercher

Front side bus

Un article de Wikipédia, l'encyclopédie libre.

Cet article est uneébauche concernant l’informatique.

Vous pouvez partager vos connaissances en l’améliorant (comment ?) selon les recommandations desprojets correspondants.
Si ce bandeau n'est plus pertinent, retirez-le. Cliquez ici pour en savoir plus.
Si ce bandeau n'est plus pertinent, retirez-le. Cliquez ici pour en savoir plus.

Cet articlene cite pas suffisamment ses sources().

Si vous disposez d'ouvrages ou d'articles de référence ou si vous connaissez des sites web de qualité traitant du thème abordé ici, merci de compléter l'article en donnant lesréférences utiles à savérifiabilité et en les liant à la section « Notes et références ».

En pratique :Quelles sources sont attendues ?Comment ajouter mes sources ?
Page d’aide sur l’homonymie

Pour les articles homonymes, voirFSB.

Schéma de la relation entre leprocesseur et lenorthbridge au travers dufront side bus.

Lefront side bus (FSB), aussi appelébus système oubus avant, est lebus informatique qui était utilisé sur les ordinateurs équipés deCPU Intel dans les années 1990 et 2000. Ce bus reliait leprocesseur au « Northbridge » qui gère les échanges avec les périphériques rapides proches duCPU dont, notamment, lamémoire vive[1].

Selon l’implémentation, certains ordinateurs peuvent également disposer d’unback-side bus (en) (bus arrière) qui connecte le processeur aucache. Ce bus et le cache qui y est connecté sont plus rapides que l’accès à la mémoire système (ou RAM) via le FSB. La vitesse du FSB est souvent utilisée comme une mesure importante des performances d’un ordinateur.

L’architecture FSB d’origine a été remplacée parHyperTransport dans les processeursAMD, et parQuickPath Interconnect,Direct Media Interface et récemment parUltra Path Interconnect dans les processeurs Intel modernes pour ordinateurs personnels.

Timing

[modifier |modifier le code]

La fréquence duprocesseur est égale à celle du FSB multipliée par uncoefficient propre au processeur (les processeurs modernes ont une vitesse de fonctionnement interne décuplée)[a].

Évolution de l'architecture

[modifier |modifier le code]

Dans le monde de l'architecturex64, les processeursAMD à partir de l'Athlon 64 (architectureK8 introduite fin 2003) et certains processeursIntel de générationNehalem introduite fin 2008 (les Core i7-9xx) ont abandonné le FSB au profit respectivement du busHyperTransport chez AMD et des busQuickPath Interconnect (QPI) etDirect Media Interface (DMI) chez Intel.

Le busABMA est utilisé sur la majorité desSoC contenant des processeurs d'architectureARM ouRISC-V.

Calcul du débit d'un bus

[modifier |modifier le code]

Unbus est caractérisé, entre autres, par sontaux de transfert (débit), c'est-à-dire la quantité d'informations qui peuvent être transmises par unité de temps.

Ce taux de transfert dépend de :

La fréquence du bus est définie par safréquence (exprimée en hertz), c’est-à-dire le nombre de paquets de données envoyés ou reçus par seconde. On parle de cycle pour désigner chaque envoi ou réception de données.

La « largeur de bus » est le nombre debits que le bus peut transmettre simultanément. Cette « largeur de bus » correspond au nombre de lignes physiques du bus sur lesquelles les données sont envoyées de manière simultanée. Par exemple, une nappe de 32 fils de données permet de transmettre 32 bits en parallèle.

De cette façon, il est possible de connaître le débit maximal du bus (ou taux de transfert maximal), c’est-à-dire la quantité de données qu’il peut transporter par unité de temps,en multipliant sa « largeur de bande » par sa fréquence.

ExempleCalcul du taux de transfert (débit) d'un bus d’une largeur de 16 bits, cadencé à une fréquence de 133 MHz.
SolutionTaux de transfert=16×(133×106)bits/s=2128×106bits/s=266×106octets/s=266Mo/s{\displaystyle {\text{Taux de transfert}}=16\times (133\times 10^{6})\;{\text{bits/s}}=2\,128\times 10^{6}\;{\text{bits/s}}=266\times 10^{6}\;{\text{octets/s}}=266\;{\text{Mo/s}}}

Fréquences FSB, CPU et mémoire

[modifier |modifier le code]
  • La fréquence duFSB est safréquence d'horloge (fréquence de base)ou safréquence de fonctionnement[c]
  • La fréquence d'horloge de lamémoire vive dépend de celle du processeur et non de celle duFSB.

Notes et références

[modifier |modifier le code]

Notes

[modifier |modifier le code]
  1. Sur certaines cartes mères, ce coefficient peut être modifié voire géré automatiquement par le processeur assigné à cette tache.
  2. Le nombre de bits ou de fils selon qu'il s'agit respectivement d'unbus série ou parallèle.
  3. Les processeurs Intel utilisent un busquad pumped, ce qui donne une fréquence de fonctionnement quatre fois supérieure à la fréquence d'horloge du FSB. Pour une fréquence d'horloge de 200 MHz, le FSB d'un Intel aura donc une fréquence de fonctionnement de 4 × 200 = 800 MHz.

Références

[modifier |modifier le code]
  1. Définition FSB, sur le site pc-code.com, consulté le 5 décembre 2015
v ·m
Technologies deprocesseur
Modèles
Architecture
Général
Mots
Instruction
Jeu
Famille
Exécution
Performance
Types
Général
Par usage
On chip
Accélération
matérielle
Microarchitecture
Parallélisme
Général
Processus
Taxonomie de Flynn
Circuiterie et unité
Général
Exécution
Porte logique
Registre
Contrôle
Chemin de données
Cadencement
Gestion de l'alimentation
Fabrication
Articles liés
Ce document provient de « https://fr.wikipedia.org/w/index.php?title=Front_side_bus&oldid=232961644 ».
Catégories :
Catégories cachées :

[8]ページ先頭

©2009-2026 Movatter.jp