Movatterモバイル変換


[0]ホーム

URL:


Ir al contenido
WikipediaLa enciclopedia libre
Buscar

PCI Express

De Wikipedia, la enciclopedia libre
PCI Express

Diferentes ranuras PCIe
Información
Tipoconjunto de protocolos
Fecha de creación2004
DesarrolladorIntel,Dell,HP,IBM
Datos técnicos
Ancho en bits1–32
Velocidad de transferencia

Para enlaces de línea simple (×1) y de 16-líneas (×16), en cada dirección:
1.x (2.5 GT/s): 250 MB/s - 4 GB/s
2.x (5 GT/s): 500 MB/s - 8 GB/s
3.x (8 GT/s): 985 MB/s - 15.75 GB/s
4.0 (16 GT/s): 1969 MB/s - 31.51 GB/s
5.0(32 GT/s): 3.94 GB/s - 63 GB/s}

6.0(64 GT/s): 7.88 GB/s - 128 GB/s
Tipo debusSerie
Interfaz deconexión en caliente

Thunderbolt,USB 4.0

AnteriormenteExpressCard,Mobile PCI Express Module yXQD card
Cronología
AGP,PCI,PCI-X
PCI Express
pcisig.com

PCI Express (siendo también oficiales sus abreviaturas PCIe o PCI-e) es un estándar de bus de expansión de tipo serie, designado para sustituir los anteriores estándares PCI, PCO-X y AGP. Actualmente es el estándar más habitual utilizado en placas base para conectar tarjetas gráficas, discos duros, tarjetas de múltiples tipos y, en general, cualquier tipo de componente.

Este sistema fue apoyado principalmente por Intel, que empezó a desarrollar el estándar con nombre de proyecto Arapahoe después de retirarse del sistemaInfiniband.

PCI Express es abreviado como PCI-E o PCIe, aunque erróneamente se le suele abreviar como PCI-X o PCIx. Sin embargo, PCI Express no tiene nada que ver conPCI-X OG que es una evolución de PCI, en la que se consigue aumentar elancho de banda mediante el incremento de la frecuencia, llegando a ser 32 veces más rápido que el PCI 2.1 ya que, aunque su velocidad es mayor que PCI Express, presenta el inconveniente de que al instalar más de un dispositivo la frecuencia base se reduce y pierde velocidad de transmisión.

Estructura

[editar]
Ranura PCI Express x1

Este bus está estructurado como carriles punto a punto,full-duplex, trabajando en serie. En PCIe 1.1 (el más común en 2007) cada carril transporta 250 MB/s en cada dirección. PCIe 2.0 dobla esta tasa a 500 MB/s y PCIe 3.0 la dobla de nuevo (1 GB/s por carril).

Cada ranura de expansión lleva uno, dos, cuatro, ocho o dieciséis carriles de datos entre la placa base y las tarjetas conectadas. El número de carriles se escribe con una x de prefijo (x1 para un carril simple y x16 para una tarjeta con dieciséis carriles); x16 de 500MB/s dan un máximoancho de banda de 8 GB/s en cada dirección para PCIE 2.x. En el uso más común de x16 para el PCIE 1.1 proporciona un ancho de banda de 4 GB/s (250 MB/s x 16) en cada dirección. En comparación con otros buses, un carril simple es aproximadamente el doble de rápido que el PCI normal; una ranura de cuatro carriles, tiene un ancho de banda comparable a la versión más rápida de PCI-X 1.0, y ocho carriles tienen un ancho de banda comparable a la versión más rápida deAGP.

Una ranura PCi Express 3.0 tiene 1 GB/s direccional y 2 GB/s bidireccional, por lo que logran en el caso de x16 un máximo teórico de 16 GB/s direccionales y 32 GB/s bidireccional

Usos

[editar]
Ranuras PCI Express (de arriba abajo: x4, x16, x1 y x16), comparado con uno tradicional PCI de 32 bits, tal como se ven en la placaDFI LanParty nF4 Ultra-D

PCI Express está pensado para ser usado solo como bus local, aunque existen extensores capaces de conectar múltiples placas base mediante cables de cobre o incluso fibra óptica. Debido a que se basa en el bus PCI, las tarjetas actuales pueden ser reconvertidas a PCI Express cambiando solamente la capa física. La velocidad superior del PCI Express permitirá reemplazar casi todos los demás buses, AGP y PCI incluidos. La idea de Intel es tener un solo controlador PCI Express comunicándose con todos los dispositivos, en vez de con el actual sistema de puente norte y puente sur.

PCI Express no es todavía suficientemente rápido para ser usado como bus de memoria. Esto es una desventaja que no tiene el sistema similarHyperTransport, que también puede tener este uso. Además no ofrece la flexibilidad del sistemaInfiniBand, que tiene rendimiento similar, y además puede ser usado como bus interno externo.

Este conector es usado mayormente para conectar tarjetas gráficas. PCI Express en 2006 es percibido como un estándar de las placas base para PC, especialmente entarjetas gráficas. Marcas comoAdvanced Micro Devices ynVIDIA entre otras tienen tarjetas gráficas en PCI Express.

También está siendo utilizado en múltiples ocasiones como puesto para la transferencia deunidades de estado sólido de alto rendimiento, con tasas superiores al Gigabyte por segundo.

Velocidades

[editar]
Versión de
PCI Express
Código en líneaVelocidad de transferenciaAncho de banda
Por carrilEn x1En x4En x8En x16
1.08b/10b2,5 GT/s2 Gbit/s (250 MB/s)250 MB/s (2 Gbit/s)1 GB/s (8 Gbit/s)2 GB/s (16 Gbit/s)4 GB/s (32 Gbit/s)
2.08b/10b5 GT/s4 Gbit/s (500 MB/s)500 MB/s (4 Gbit/s)2 GB/s (16 Gbit/s)4 GB/s (32 Gbit/s)8 GB/s (64 Gbit/s)
3.0128b/130b8 GT/s7,9 Gbit/s (984,6 MB/s)985 MB/s3,9 GB/s7,8 GB/s15,8 GB/s (126 Gbit/s)
4.0128b/130b16 GT/s15,8 Gbit/s (1969,2 MB/s)1,9 GB/s7,8 GB/s15,8 GB/s31,5 GB/s (252,1 Gbit/s)
5.0128b/130b32 GT/s31,6 Gbit/s (3938,4 MB/s)3,9 GB/s15,8 GB/s31,5 GB/s63 GB/s (504 Gbit/s)
6.0242b/256b64 GT/s64 Gbit/s (7877 MB/s)7,5 GB/s30,2 GB/s60,5 GB/s126 GB/s (1008 Gbit/s)

pin out

[editar]

La siguiente tabla identifica los conductores a cada lado del conector de borde en una tarjeta PCI Express. El lado de soldadura de la placa de circuito impreso (PCB) es el lado A y el lado del componente es el lado B. Los pines PRSNT1# y PRSNT2# deben ser ligeramente más cortos que el resto para garantizar que una tarjeta conectable en caliente esté completamente insertada.

El pin WAKE# utiliza voltaje completo para reactivar la computadora, pero debe estar alto desde la alimentación de espera para indicar que la tarjeta tiene capacidad para reactivarse

PCI Express connector pinout (x1, x4, x8 and x16 variants)
Pinlado BLado ADescripciónPinlado BLado ADescripción
01+12 VPRSNT1#Debe conectarse al pin PRSNT2# más lejano50HSOp(8)ReservedEl carril 8 transmite datos, + y −
02+12 V+12 VPines de alimentación principales51HSOn(8)Ground
03+12 V+12 V52GroundHSIp(8)El carril 8 recibe datos, + y −
04GroundGround53GroundHSIn(8)
05SMCLKTCKPines de puertoSMBus yJTAG54HSOp(9)GroundEl carril 9 transmite datos, + y −
06SMDATTDI55HSOn(9)Ground
07GroundTDO56GroundHSIp(9)El carril 9 recibe datos, + y −
08+3.3 VTMS57GroundHSIn(9)
09TRST#+3.3 V58HSOp(10)GroundEl carril 10 transmite datos, + y −
10+3.3 V aux+3.3 VAlimentación auxiliar yStandby power59HSOn(10)Ground
11WAKE#PERST#Reactivación de enlaces; reinicio fundamento60GroundHSIp(10)El carril 10 recibe datos, + y −
Muesca61GroundHSIn(10)
12CLKREQ#GroundSeñal de solicitud de reloj62HSOp(11)GroundEl carril 11 transmite datos, + y −
13GroundREFCLK+Par diferencial de reloj de referencia63HSOn(11)Ground
14HSOp(0)REFCLK−El carril 0 transmite datos, + y −64GroundHSIp(11)El carril 11 recibe datos, + y −
15HSOn(0)Ground65GroundHSIn(11)
16GroundHSIp(0)El carril 0 recibe datos, + y −66HSOp(12)GroundEl carril 12 transmite datos, + y −
17PRSNT2#HSIn(0)67HSOn(12)Ground
18GroundGround68GroundHSIp(12)El carril 12 recibe datos, + y −
PCI Express x1 cards end at pin 1869GroundHSIn(12)
19HSOp(1)ReservedLane 1 transmit data, + and −70HSOp(13)GroundEl carril 13 transmite datos, + y −
20HSOn(1)Ground71HSOn(13)Ground
21GroundHSIp(1)Lane 1 receive data, + and −72GroundHSIp(13)El carril 13 recibe datos, + y −
22GroundHSIn(1)73GroundHSIn(13)
23HSOp(2)GroundLane 2 transmit data, + and −74HSOp(14)GroundEl carril 14 transmite datos, + y −
24HSOn(2)Ground75HSOn(14)Ground
25GroundHSIp(2)Lane 2 receive data, + and −76GroundHSIp(14)El carril 14 recibe datos, + y −
26GroundHSIn(2)77GroundHSIn(14)
27HSOp(3)GroundLane 3 transmit data, + and −78HSOp(15)GroundEl carril 15 transmite datos, + y −
28HSOn(3)Ground79HSOn(15)Ground
29GroundHSIp(3)Lane 3 receive data, + and −

"Power brake", active-low to reduce device power

80GroundHSIp(15)El carril 15 recibe datos, + y −
30PWRBRK#HSIn(3)81PRSNT2#HSIn(15)
31PRSNT2#Ground82ReservedGround
32GroundReserved
PCI Express x4 cards end at pin 32
33HSOp(4)ReservedEl carril 4 transmite datos, + y −
34HSOn(4)Ground
35GroundHSIp(4)El carril 4 recibe datos, + y −
36GroundHSIn(4)
37HSOp(5)GroundEl carril 5 transmite datos, + y −
38HSOn(5)Ground
39GroundHSIp(5)El carril 5 recibe datos, + y −
40GroundHSIn(5)
41HSOp(6)GroundEl carril 6 transmite datos, + y −
42HSOn(6)Ground
43GroundHSIp(6)El carril 6 recibe datos, + y −Legend
44GroundHSIn(6)Ground pinReferencia de cero voltios
45HSOp(7)GroundEl carril 7 transmite datos, + y −Power pinSuministra energía a la tarjeta PCIe.
46HSOn(7)GroundCard-to-host pinSeñal de la tarjeta a la placa base.
47GroundHSIp(7)El carril 7 recibe datos, + y −Host-to-card pinSeñal de la placa base a la tarjeta.
48PRSNT2#HSIn(7)Open drainPuede ser bajado o detectado por varias tarjetas
49GroundGroundSense pinAtados juntos en tarjeta
Las tarjetas PCI Express x8 terminan en el pin 49ReservedNo utilizado actualmente, no conectar


energía sin alimentación externa

[editar]
La fuente de alimentación principal para la ranura PCIe son los pines B2, B3 (lado B) y los pines A2, A3 (lado A). La energía en espera es el pin B10 y A10. Las tarjetas PCIe x1 pueden recibir hasta y las tarjetas gráficas x16 pueden recibir hasta , combinadas[1]

Todas las tarjetas PCI express pueden consumir hasta 3 A con +3.3 V (9.9 W). La cantidad de +12 V y la potencia total que pueden consumir depende del factor de forma y la función de la tarjeta::: 35–36 [2]

  • Las tarjetas x1 están limitadas a 0,5 A a +12 V (6 W) y 10 W combinados.
  • Las tarjetas x4 y más anchas están limitadas a 2,1 A a +12 V (25 W) y 25 W combinados.
  • La tarjeta de tamaño x1 puede consumir hasta los límites de 25 W después de la inicialización y configuración del software como dispositivo de alta potencia.
  • Una tarjeta gráfica x16 de tamaño completo puede consumir hasta 5,5 A a +12 V (66 W) y 75 W combinados después de la inicialización y configuración del software como un dispositivo de alta potencia.: 38–39 


Conectores de alimentación de 6 y 8 pines
[editar]
Conectores de alimentación de 8 pines (izquierda) y 6 pines (derecha) utilizados en tarjetas PCI Express

Los conectores opcionales añaden (6 pines) u (8 pines) de alimentación de +12 V para un total de (2 × 75 W + 1 × 150 W).

El pin Sense0 está conectado a tierra mediante el cable o la fuente de alimentación, o flota a bordo si el cable no está conectado.

El pin Sense1 está conectado a tierra mediante el cable o la fuente de alimentación, o flota a bordo si el cable no está conectado.

Algunas tarjetas usan dos 8-

conectores de clavijas, pero esto aún no se ha estandarizado en 2018, por lo que dichas tarjetas no deben llevar el logotipo oficial de PCI Express. Esta configuración permite 375 W en total (1 × 75 W + 2 × 150 W) y probablemente estará estandarizada por PCI-SIG con el estándar PCI Express 4.0.Plantilla:Actualización en línea El 8-

El conector PCI Express de pines podría confundirse con el conector EPS12V, que se utiliza principalmente para alimentar sistemas SMP y multinúcleo. Los conectores de alimentación son variantes de los conectores de la serie Molex Mini-Fit Jr.

Números de pieza de Molex Mini-Fit Jr.
PinsHembra/receptáculo

en cable PS

Macho/ángulo recto

encabezado en PCB

6-pin45559-000245558-0003
8-pin45587-000445586-0005, 45586-0006
Conector de 8 pines (75 W)Conector de 8 pines(150 W)
Mapa de pines del conector de alimentación de 6 pines
Mapa de pines del conector de alimentación de 8 pines
PinDescripciónPinDescripción
1+12 V1+12 V
22+12 V
3+12 V3+12 V
4Sense1 (8 pines conectados)
4Ground5Ground
5Sense6Sense0 (6 pines u 8 pines conectados)
6Ground7Ground
8Ground
  1. «Where Does PCIe Cable Go?»(en inglés estadounidense). 16 de enero de 2022. Consultado el 10 de junio de 2022. 
  2. PCI Express Base Specification, Revision 1.1 Page 332

Factores de forma

[editar]
  • Tarjeta de baja altura
  • Mini Card: un reemplazo del formatoMini PCI (con buses PCIe x1, USB 2.0 ySMBus en el conector). Actualmente, el estándarM.2 ha reemplazado en muchos dispositivos al Mini PCI.
  • ExpressCard: sucesor del formatoPC card (con PCIe x1 y USB 2.0; conectable en caliente)
  • XMC: similar al formatoCMC/PMC (con PCIe x4 o Serial RapidI/O)
  • AdvancedTCA: un complemento deCompactPCI yPXI para aplicaciones tecnológicas; soporta topologías de backplane basadas en comunicación serial
  • AMC: un complemento de la especificaciónAdvancedTCA; soporta procesadores y módulos de entrada/salida en placas ATCA (PCIe x1,x2,x4 o x8).
  • PCI Express External Cabling[1]
  • Mobile PCI Express Module (MXM) Una especificación de módulos gráficos para portátiles creada porNVIDIA.
  • Advanced Express I/O Module (AXIOM) diseño de módulos gráficos creada porATI Technologies.

Véase también

[editar]

Referencias

[editar]
  1. «PCI Express External Cabling 1.0 Specification». Consultado el 9 de febrero de 2012. 

Enlaces externos

[editar]
Control de autoridades

Obtenido de «https://es.wikipedia.org/w/index.php?title=PCI_Express&oldid=165688070»
Categorías:
Categoría oculta:

[8]ページ先頭

©2009-2025 Movatter.jp